位置:首页 > IC型号导航 > 首字符E型号页 > 首字符E的型号第643页 > EVAL-ADUM4160EBZ > EVAL-ADUM4160EBZ PDF资料 > EVAL-ADUM4160EBZ PDF资料1第11页

ADuM3160
兼容性上游应用的
该ADuM3160被用于隔离的USB专
外设。然而,该芯片是有两个USB接口,这些接口
满足用于驱动USB电缆的电气要求。这
打开下游实施隔离的可能性
USB端口,如孤立的电缆,具有通用连接
向上游和下游的设备,以及隔离
主机端口。
在一个完全兼容的应用程序,一个下行端口必须
能够检测周围是否是低速或全速
根据上游拉该应用程序。缓冲区
和逻辑约定必须调整以匹配所要求的速度。
因为ADuM3160通过硬接线插针设置它的速度,则
部分无法适应的飞行不同的外设。
利用ADuM3160在一个主机端口的实际结果是
该端口工作在单一速度。这种行为是可以接受的
在嵌入式主机应用程序;然而,这种类型的接口是
不完全兼容的通用USB端口。
孤立的电缆应用也有类似的问题。电缆运行
只有预设速度;因此,把电缆组件为
自定义应用程序,而不是通用的隔离线。
PC板布局
该ADuM3160数字隔离器,无需外部接口
电路,用于在逻辑接口。对于全速运转时,
D +和在设备的每一侧D-线路需要一个24 Ω±
1%的串联端接电阻。这些电阻器不是必需的
对于低速应用。电源旁路是必需的
在输入和输出供电引脚(见图5) 。安装旁通
V之间的电容器
BUSx
和V
DDX
在芯片的每一侧。该
电容值应该有0.1 μF低的最小值
ESR 。双方之间的走线总长电容器的两端
和电源引脚不应超过10毫米。
引脚2与引脚8之间和引脚9与引脚之间的旁路
15 ,也应考虑,除非对地面上的每个
包侧连接靠近封装。所有的逻辑电平
信号是3.3V和应参考本地V
DDX
针
或来自外部源的3.3伏的逻辑信号。
V
BUS1
= 5.0V输入
V
DD1
= 3.3V输出
V
BUS1
GND
1
V
DD1
PDEN
SPU
UD-
UD +
GND
1
V
BUS2
= 3.3V输入
V
DD2
= 3.3V输入
V
BUS2
GND
2
V
DD2
ADuM3160
电源选项
在大多数的USB收发器, 3.3 V ,从5 V USB导出
总线通过一个LDO稳压器。该ADuM3160包括内部
LDO稳压器的上游和下游侧。
LDO的输出可在V
DD1
和V
DD2
销。
在某些情况下,特别是在隔离的周侧,
有可能不是一个5 V电源可用。该ADuM3160
有绕过监管,并运行在3.3 V电源的能力
直接。
两个电源引脚上存在两侧,V
BUSx
和V
DDX
。如果5 V
被供给到V
BUSx
,一个内部稳压器产生3.3 V电源
将xD +和的xD-驱动程序。 V
DDX
提供外部访问
3.3 V电源供电,以允许外部旁路以及偏置外部
引体向上。如果只有3.3 V是可用的,它可以提供给两个
V
BUSx
和V
DDX
。这将禁用稳压器和权力
直接耦合器从3.3 V电源。
图5显示了如何配置一个典型的应用时,
耦合器的上游侧直接从接收到的功率
USB总线和下游侧,从接收3.3伏
外设供电。下游侧可以从运行
5V V
BUS2
电源为好。它可以以相同的连接
方式为V
BUS1
如如图5所示,如果需要的话。
图5.推荐的印刷电路板布局范例
在具有高共模瞬变的应用,护理
应注意,以确保跨越隔离的电路板耦合
阻挡最小化。此外,电路板布局应
设计成使得任何不耦合发生同等地影响
在给定器件侧所有的引脚。如果不能保证这可能
导致销超过设备之间的电压差
绝对最大额定值,从而导致闩锁或
永久性损坏。
直流正确性和磁场
免疫
正,负逻辑电平转换,在隔离器输入端的原因
窄( 1 ns)脉冲通过变压器被送到解码器
前者。该解码器是双稳态的,因此,任一组或
由脉冲复位,表示输入逻辑的转换。
在ADuM3160磁场抗扰度的限制
是由在其中感应电压在变压器的条件设置
前者的接收线圈足够大就会错误地置位或
复位解码器。下面分析定义的条件
下可能出现这种情况。的3 V工作条件
ADuM3160是因为这代表是最易受
运行1149模式。
版本A |第11页16
09125-005
SPD
针
DD–
DD+
GND
2