
信号说明
M34E02 , M34E02 -F
2
2.1
信号说明
串行时钟( SCL )
这个输入信号被用于选通所有输入和输出数据的设备的。在应用中,这
信号由从设备到总线同步到一个较低的时钟,总线主控器
必须有一个开漏输出,以及一个上拉电阻可以从串行时钟连接
( SCL )到V
CC
。 (图
4
指示如何所述上拉电阻器的值可以计算出) 。在
大多数应用中,虽然同步的该方法不采用,因此上拉
电阻是没有必要的,只要该总线主机具有一个推挽式(而不是开
漏极)输出。
2.2
串行数据( SDA )
这个双向信号被用来在或从设备的数据传输。这是一个漏极开路
输出可能是电线或运算与总线上的其它漏极开路或集电极开路信号。一
上拉电阻必须从串行数据( SDA)到V连接
CC
。 (图
4
指示如何
上拉电阻器的值可以计算出) 。
2.3
芯片使能( E0,E1 , E2)的
这些输入信号被用于设置将要寻找的三个最低值
的7位器件选择代码显著位( B3, B2,B1 ) 。在最终应用中, E0,E1和
E2必须直接(不通过上拉或下拉电阻器)连接到V
CC
或V
SS
to
建立设备选择代码。当这些输入端没有连接,一个内部的上拉
断电路品牌: (E0 , E1,E2) = (0,0,0) 。
在E0输入用于检测在V
HV
电压,当解码的SWP或CWP指令。
网络连接gure 3 。
设备选择的代码
2.4
写控制( WC )
这个输入信号被提供用于保护整个存储器的内容从
意外的写操作。写控制( WC )用于使能(当驱动为低电平)或
禁用(当驱动为高电平)写指令到整个存储区或保护
注册。
当写入控制( WC )接低电平或悬空,上半年的写保护
内存是由保护寄存器的状态决定。
8/34
文档ID 10367牧师10