
FPD33684
功能说明
(续)
R- DAC电阻值的FPD33684B (设计
搭配了三星S6C0666的伽玛曲线)是
所示
图5
和
图6 。
大多数应用程序只
需要提供的引用的每个的两端的
两个R - DAC的( GMA1 , GMA5 , GMA6和GMA10 ) 。六个额外
tional , intemediate R-DAC抽头点可用于进一步
定制。
CHARGE节能技术
美国国家半导体专有的电荷守恒
技术显著降低功耗。
通过简单地切换所有的电荷守恒作品
列在每行至公共节点的开始。这有
重新分布的电荷存储在电容的影响
tance面板列。由于一半列在
电压比V更积极
COM
半更消极
来看,这再分配充电或“电荷共享”有
拉动所有列到中立电压接近效应
驱动程序的动态范围的中间。因此,该电压
在所有的列被驱动约一半朝向
他们的下一个值,无动力消耗。这极大地
降低面板功耗(高达的理论极限
50%),相对于传统的驱动,必须驱动
在整个电压摆幅每次每列
极性是相反的。
“智能”电荷共享来进一步优化这一功能
真实存在。数据反演监测,并只收取共享
在整个数据范围(在输出时极性变化
相邻的线) 。这期间正线反转时是非常有用的
极性变化不会发生在每一行的过渡。
电荷共享使FPD33684有更快的输出
上升和下降时间比convential放大器的驱动程序。
这是由于这样的事实,即瞬时电流的支持
由存储在面板中的能量合股大大高于
传统驱动器的最大输出电流。
CSTIME
—
CHARGE TIME SHARE
该CSTIME引脚允许用户设置的持续时间
电荷共享方式的基础上的面板电容和
性。的电荷共享的长度是很重要的BE-
导致它必须足够长,以允许所有的列向
均衡到相同的值,以实现最佳
动力性能。的电荷模式的长度是用户程序
可编程。有两种常用的方法来驱动
CSTIME引脚。
第一种方法是积极推动CSTIME输入用
控制信号。这可通过连接来实现
LOAD信号的的CSTIME input.The宽度
LOAD / CSTIME信号决定花费的时间量
在电荷共享。这个宽度可以为一台特殊优化
拉尔面板负载。一个“典型的”宽了800ns 。如果需要,该
CSTIME销可以被独立地驱动,然而,这将
需要从时序控制器的附加输出。
在CSTIME / LOAD输入信号的上升边缘,则
输入输出电荷共享模式。输出保持在
充电模式,直到CSTIME /负载的下降沿
信号。
用于设定充电时间的第二种方法是用于连接
电阻器(R
CSTIME
)和电容(C
CSTIME
)并行BE-
补间的CSTIME引脚和地。仅用一个电阻和
电容器需要在整个显示器。在上升沿
LOAD信号时, CSTIME引脚在内部拉至
V
DD1
并随后被释放(即,浮动) 。此时的输出
进入充电共享模式。在CSTIME引脚上的电压,
V
CSTIME
,然后在所确定的速率朝向GND衰减
第r
CSTIME
和C
CSTIME
时间常数。当V
CSTIME
达到V
DD1
/ 2充分享的输出模式切换
荷兰国际集团以传统的功放驱动模式。该电荷共享
模式时可使用以下公式来计算:
t
负责股
= 0.69个R
CSTIME
乘C
CSTIME
RSDS
数据通道
该RSDS
数据总线是由9差分数据的
对和一个差分时钟。这九个通道是奥尔加
认列作为每三个通道3总线。每次三
通道总线上对应的三个视频的颜色之一,
红色,绿色和蓝色。因为时钟是一柄双的
上的6位字的偶字段被发送接收的
第一时钟和在后面的是奇数场。一个完整像素
(红色,绿色,和蓝色子像素)被发送的每个满
pixelclock周期。
可选线缓冲器
该FPD33684提供两个通用的,单位增益
输出缓冲区,其中一个位于输入行的每个端部
模具中。这些缓冲器可以用来修复开放柱
线。从故障线路的输出的驱动信号可
在维修过程中被缝合到修理缓冲器的输入
流程。修复缓冲器的输出然后被路由到
列线的另一侧使得可以维持
对受灾柱的两端快速的上升和下降时间
线。
引脚说明
为FPD33684销顺序结构示于
图7 。
可选的销不需要进行关闭一个
自定义的TCP或COF封装,但可能需要连接
到上模通过在磁带上一条领带相邻垫。
CLKP和CLKN
—
数据时钟(输入)
差分时钟输入RSDS
数据加载。
D00P–D22N
—
RSDS
数据总线(输入)
D0xP - D0xN - 数据产出1,4,7 ...... 382 (红)
D1xP - D1xN - 数据产出2,5,8 ...... 383 (绿色)
D2xP - D2xN - 数据产出3,6,9 ...... 384 (蓝)
其中,x = 0 (LSB) , 1或2 (MSB)。
ENIO1/ENIO2
—
数据加载ENABLE 1和2( I / O)
该ENIO1 / ENIO2引脚用于菊花链
FPD33684与其他FPD33684s在一起。在第一输入
链通常连接到SP信号(或它的
当量)的定时控制器。如果UP = H,则该
ENIO1引脚被配置为输入和ENIO2销是
配置为输出。如果UP = 1,那么ENIO2引脚
被配置为输入和ENIO1引脚被配置为
输出。
倒置
—
数字数据反转( INPUT)
当反转= H ,RSDS数据反转。仰拱脚
可连接或高或低,通过连接到一个邻近区域
镗销,省去使销离开
封装。
负载
—
数据加载
(输入)
负载复制的上升沿由数字视频缓冲
该移位寄存器的第二锁存器,用于转换为模拟。
输出被强制转换为电荷共享模式,而负载
高。当CSTIME =负载下降沿结束
充电共享时间和新转换的模拟电压
由输出驱动。
POL
—
极性( INPUT)
8
www.national.com