
DSM2180F3
表16.驱动器寄存器的引脚分配
DRIVE
注册
端口B
端口C
端口D
第7位
开放
漏
开放
漏
NA
1
第6位
开放
漏
开放
漏
NA
1
第5位
开放
漏
开放
漏
NA
1
4位
开放
漏
开放
漏
NA
1
第3位
SLEW
率
开放
漏
NA
1
第2位
SLEW
率
开放
漏
SLEW
率
第1位
SLEW
率
开放
漏
SLEW
率
位0
SLEW
率
开放
漏
SLEW
率
注:1, NA =不适用。
图20.端口B的结构
数据输出
注册。
D
WR
Q
数据输出
产量
MUX
宏单元输出
读MUX
P
D
B
内部数据总线
DIR REG 。
D
WR
ENABLE乘积项( .OE )
bs
O
■
B口 - 功能与结构
B端口可以被配置为执行一个或多个
:以下功能
■
单片机的I / O模式
CPLD输出 - 宏单元McellAB7 - McellAB0
可以连接到端口B McellBC7-
McellBC0可以连接到端口B或端口C.
et
l
o
P
e
ro
uc
d
Q
s)
t(
so
b
-O
DATA IN
P
te
le
产量
SELECT
od
r
s)
t(
uc
端口B
针
启用离开
输入
MACROCELL
CPLD -INPUT
AI04906B
■
■
CPLD输入 - 通过输入宏单元( IMC ) 。
漏极开路/转换速率 - 引脚PB3 - PB0可以
配置以快速压摆率,引脚PB7 - PB4可以
被配置为漏极开路模式。
35/63