
DM562AP
集成的V.90数据/传真/语音/扬声器
调制解调器设备的单芯片与内存内置
7. HDLC说明
HDLC RxDataBits寄存器:地址DC00H
只写
一旦RxDataBit在RxBuffer设置为1 ,则数据
将被转移到RXFIFO 。传输位
数是相同的编程值
RxDataBits注册。
HDLC RxBuffer :地址DC01H
只写
接收的数据将被写入到RxBuffer和将
输入到RxHDLC电路。该RxBuffer是16字节
宽。
HDLC RXFIFO :地址DC01H
只读
后的数据已经通过从RxBuffer到
在RxHDLC电路,该电路RxHDLC将删除
该7EH图案和传送结果给
RXFIFO 。有RXFIFO是21个字节宽。
HDLC TxDataBits寄存器:地址DC02H
只写
写到TxDataBits数据将被提交给
TxFIFO的。在TxFIFO的数据将被转移到
TXHDLC电路。所述传送比特数是相同的
作为TxDataBits寄存器的值。如果TxFIFO的是
空, 7E模式将被装载到TxFIFO的。如果
TxFIFO的不是空的,数据帧的
连续五个“ 1 ”,那么TXHDLC模式
电路将插入“0”自动。
HDLC TXFIFO寄存器:地址DC03H
只写
原来的HDLC帧数据将被加载到
TxFIFO的,呈现给TxHDLC电路的输入端。
TXFIFO中是21个字节宽。
HDLC TxBuffer :地址DC03H
只读
据TxDataBits的TxHDLC电路
传送相同数量的数据位的TxBuffer 。
该TxBuffer是16个字节宽。
HDLC CNTL /状态寄存器:地址DC04H
位0 : TxReady0
16
0 :表示在TxFIFO的数据已死者
零和HDLC的电路已传送的
st
1 7EH格局。
1 :表示TxFIFO的数据大于
或等于所述阈值。
第1位: RXDATA
0:所有在RxBuffer数据已被读取。
1:通过软件编程,以表明,在所有的数据
该RxDataBits寄存器被写入
RxBuffer 。
第2位: TxFIFO的阈值
0 : TxFIFO的门槛号= 11
1 : TxFIFO的门槛号= 16
第3位: TXFIFO状态
0 :在TxFIFO的> =阈值数据号
1 :在TxFIFO的< =阈值数据号
位4: TX数据
0 :写动作TxDataBites寄存器将清除
该位。
1 :位号在TxBuffer = TxDataBits注册。
位5: RXFIFO空
0 :数据字节号在RXFIFO <>0
1 :数据字节RXFIFO = 0号
位6 :重置
0 :正常状态
1 :复位电路HDLC
零缺失在
_
缓冲寄存器:地址DC08H
只写
控制器写入原数据到这个临时缓冲区。
零缺失退房
_
缓冲寄存器:地址
DC08H
只读
控制器从该缓冲区中读取结果数据
零缺失状态/ RST寄存器:地址DC09H
位0 :数据准备好标志(只读)
1:数据已经加载到出
_
缓冲区。 (清
通过自动地从OUT_缓冲区读)
0:数据尚未加载到出
_
缓冲区。
第1位:帧结束标志(只读)
1 :指示HDLC帧的结束(通过复位清晰
动作)
初步
版本: DM562AP - DS- P02
2004年3月5日