
模拟倍频器
PL660和PL663 XO家庭
电路板设计和布局考虑
L2x和L4X :
降低PCB走线电感为
最低放置L2X和L4X的物理接近
它们各自的引脚越好。此外,一定要绕开
每个V
DD
特别是连接照顾放置一个0.01
uF的旁路在V
DD
L2X和L4X的一面(见
推荐布局) 。
水晶连接:
一定要保持地平面
晶体下连接的连续,使得杂散
capacitace是两个水晶连接一致。还
一定要保持晶体连接对称
的相对于彼此和所述晶体连接销
该IC 。如果您选择使用一个串联电容和/或
电感微调晶振频率,一定要放
对称垫这个上限在两个水晶销(见
Cadj在推荐的布局) ,即使一个电容器的
将一个0.01微法,另一种是用于调整
频率。为了进一步保持在一个对称平衡
水晶,可能有更多的内部CSTRAY一个引脚或
另一方面,地方电容焊盘( Cbal )每个晶体中铅
接地(见推荐布局) 。 R3rd只
如果需要3
rd
谐波晶体被使用。
V
DD
与GND :
绕道VDDANA和VDDBUF与
独立的旁路电容,如果一个V
DD
平面的情况下,进料
每一个旁路电容与自己的经。一定要连接的任何
接地引脚,包括短通过旁路电容
连接到接地平面。
OESEL :
J1建议,以便在同一PCB布局能
同时用于OESEL设置。
PL660 ( 4X AFM ) TSSOP布局
PL663 ( 2X AFM ) TSSOP布局
47745弗里蒙特大道,弗里蒙特,加利福尼亚州94538电话:( 510 ) 492-0990 ,传真( 510 ) 492-0991
www.phaselink.com
牧师零七年三月二十〇日第12页