
产品数据表
ISD2500系列
ISD2532/40/48/64
*器件框图
内部时钟
XCLK
5极活跃
抗混叠滤波器
解码器
定时
采样时钟
AMP
模拟收发器
256千细胞
非易失性
多级存储
ARRAY
R
ANA IN
ANA OUT
MIC
MIC REF
AGC
PRE-
AMP
5极活跃
平滑滤波器
SP +
MUX
AMP
SP-
自动
增益控制
( AGC)的
功率调节
地址缓冲器
设备控制
V
CCA
V
SSA
V
SSD
V
CCD
A0 A1 A2 A3 A4 A5
A6 A7
A8
OVF PD P / R
CE EOM AUX IN
EEPROM存储
其中ISD的ChipCorder的好处技
术是利用片上非易失性存储器中,
提供零功率信息存储。此时消
圣人保留长达100年一般
无动力。此外,该设备可以重新
记录通常超过10万次。
引脚说明
输入电压(V
CCA
, V
CCD
)
为了最大限度地减少在噪声中,模拟和数字电路
在ISD2500系列设备使用单独的电源
总线。这些电压母线直接连到
独立的引脚,应该一并捆绑接近
到供给成为可能。此外,这些支持
层去耦尽可能靠近包
成为可能。
1
微控制器接口
除了它的简单性和易用性,该
ISD2500系列包括所有接口neces-
萨利的微控制器驱动的应用程序。该
地址和控制线可以连接到一个
微控制器和操纵执行应用的领域
ETY任务,包括消息总成,
消息串联,预定义的固定MES系统
鼠尾草分割和信息管理。
地面输入(V
SSA
, V
SSD
)
该ISD2500系列器件采用独立
模拟地和数字地总线。这些引脚
应通过一个低分别连接
阻抗路径,电源地。
掉电输入( PD )
程序设计
该ISD2500系列也非常适合播放,只
的应用,其中单个或多个消息
通过按钮,开关,或一个被引用
微控制器。一旦所需的信息config-
创建uration ,重复很容易被
通过ISD编程产生。
如果没有录制或播放, PD引脚
应拉高到放置零件在极
低功耗模式(见我
SB
规范)。当
OVF脉冲低电平的溢出情况, PD
应拉高到复位地址
指针回到了录制/播放 - 的开始
后排空间。 PD引脚具有附加
在M6 (按钮)功能操作
*
推进信息: ISD2532 / 40 /48/ 64台设备。
1–81