
CS4202
5.串行数据口
5.1
概观
在该DPC位
杂项。晶振控制寄存器
(指数60H ) 。
这个功能是必要的,因为
对于外部DAC的相位响应是未知的和
内部DAC的相位响应可以变化
根据由DDM位确定的路径上
在
AC模式控制寄存器(指数5EH )
和
输出( LINE_OUT或HP_OUT )被使用。
该功能保证了系统的所有DAC
具有相同的相位响应中,并保持AC-
curacy空间线索。
请注意,发送到串行端口的数据是
直从AC链路。没有SRC和没有
音量控制可在该数据,所以它是重新
控制器或主机软件的sponsibility
如果需要的话提供此功能。
该CS4202实现了两个串行数据输出
端口可用于多通道的扩张。
每个串行端口包括4个信号: MCLK ,
SCLK , LRCLK和SDATA 。现有256 Fs的
BIT_CLK将被用作MCLK 。时钟引脚
所有的串行端口共用,只有在
SDATA引脚是分开的; SDOUT用于第一
输出端口,和SDO2为第二输出端口。
串行数据,在这些端口上传输的每个
交流 - 链路帧。
该串行数据端口是由SDEN控制
SDSC和SDO2位在
串口控制
注册(指数为6Ah ) 。
所有串行数据端口引脚
被复用的其他功能,并且不能
除非使用其他功能被禁用或pow-
ERED下来;见第7 ,
独有的功能。
有些音频DAC可以在内部SCLK运行
其中, SCLK内部源于模式
MCLK与LRCLK 。在这种情况下, SCLK代
在CS4202是可选的。
一种功能被设计成CS4202是
允许内部DAC的相位来进行重新
精通。该DAC相位反转被控制
LINE_OUT_L
LINE_OUT_R
35
36
5.2
多渠道拓展
对于多渠道拓展,两个串行数据
输出端口用于交流链路数据发送到一个或
两个外接立体声DAC ,支持多达共
六个通道。第一个串行端口采用数字
从SDOUT时隙的音频数据。第二seri-
人的口从SDO2开出的数字音频数据
插槽。请参阅表8第30页上的实际插槽
根据配置使用。如图10所示
使用CS4202六通道的应用。
+
+
10uF
ELEC
10uF
ELEC
220K
220K
左前方
右前
1000pF的1000pF的
AGND
CS4334
GPIO1/SDOUT
EAPD / SCLK
GPIO0/LRCLK
BIT_CLK
GPIO4/SDO2
44
47
43
6
34
1
8
SDATA
AOUTL
2
# DEM / SCLK
3
LRCK
4
5
MCLK
AOUTR
270K
+
+
270K
10uF
ELEC
10uF
ELEC
47K
560
560
右环绕
47K
AGND
左环绕
2700pF 2700pF
AGND
中心
LFE
CS4334
8
1
SDATA
AOUTL
2
# DEM / SCLK
3
LRCK
4
5
MCLK
AOUTR
AGND
+
+
270K
270K
10uF
ELEC
10uF
ELEC
AGND
560
560
47K
47K
2700pF 2700pF
AGND
AGND
AGND
图10.串行数据端口:六通道电路
42
DS549PP2