
LTC1272
蚍蜉CTI
A
IN
(引脚1 ) :
模拟量输入, 0V至5V的单极性输入。
V
REF
(引脚2 ) :
2.42V基准电压输出。当堵到
AD7572的插座,扭转基准旁路电容
极短的10Ω串联电阻。
AGND (引脚3 ) :
模拟地。
D11至D4 (引脚4-11 ) :
三态数据输出。
DGND (引脚12 ) :
数字地。
D3 / 11 D0 / 8 (引脚13-16 ) :
三态数据输出。
CLK IN (引脚17 ) :
时钟输入。外部TTL / CMOS
兼容的时钟可以被应用到该引脚或晶体会
连接之间的CLK IN和OUT CLK 。
CLK OUT (引脚18 ) :
时钟输出。一个倒在CLK信号
出现在此引脚。
数据总线输出, CS和RD = LOW
引脚4
助记符*
HBEN = LOW
HBEN = HIGH
D11
DB11
DB11
5脚
D10
DB10
DB10
引脚6
D9
DB9
DB9
7针
D8
DB8
DB8
引脚8
D7
DB7
低
* D11 ... D0 / 8在ADC数据输出管脚。
DB11 ...... DB0是第12位转换结果, DB11为MSB 。
典型PERFOR一个CE特征
积分非线性
1.0
V
DD
= 5V
f
CLK
= 4MHz的
0.5
INL误差(最低有效位)
ü W
UO
U
U
S
HBEN (引脚19 ) :
高字节使能输入。该引脚用于
复用内部12位转换结果进
下位的输出(D7到D0 / 8)。请参阅下表。 HBEN也
禁用转换开始时高。
RD (引脚20 ) :
读取输入。此低电平信号启动
转换时, CS和HBEN低。 RD还可以
输出驱动器,当CS为低电平。
CS (引脚21 ) :
片选输入必须是低的ADC
认识到RD和HBEN输入。
BUSY (引脚22 ) :
BUSY输出为低电平时,转换
锡安正在进行中。
NC (引脚23 ) :
没有内部连接。该LTC1272呢
不需要负电源。该引脚可容纳
没有问题所必需的AD7572的-15V 。
V
DD
(引脚24 ) :
正电源, 5V 。
9针
D6
DB6
低
引脚10
D5
DB5
低
引脚11
D4
DB4
低
引脚13
D3/11
DB3
DB11
引脚14
D2/10
DB2
DB10
引脚15
D1/9
DB1
DB9
PIN码16
D0/8
DB0
DB8
0
– 0.5
–1.0
0
512
1024
1536
2048
CODE
LTC1272 TPC01
2560
3072
3584
4096
1272fb
5