位置:首页 > IC型号导航 > 首字符P型号页 > 首字符P的型号第964页 > PPC405EX-NPAFFFTX > PPC405EX-NPAFFFTX PDF资料 > PPC405EX-NPAFFFTX PDF资料1第43页

PPC405EX - 的PowerPC 405EX嵌入式处理器
版本1.09 - 2007年8月21日
初步数据表
表6.信号功能说明(共7页6 )
注意事项:
1.接收器输入具有滞后性。
2.必须拉起来。请参阅“上拉和下拉电阻”第37页上推荐的终止值。
3.必须拔下来。请参阅“上拉和下拉电阻”第37页上推荐的终止值。
4.如果不使用,必须拉起。
5.如果不使用,必须拔下来。
6.复位期间捆包输入;上拉或根据需要往下拉。
信号名称
S
VREF
1A : B
S
VREF
2A : B
描述
DDR 1 (DDR2 )参考电压1和2输入:
分钟。 1.15 ( 0.825 )V
喃。 1.25 ( +0.9 )V
马克斯。 1.35 ( 0.975 )V
I / O
TYPE
1.25V (0.9V)
伏参考接收器
笔记
I
串行通信端口( SCP )接口
SCPClkOut
SCPDI
SCPDO
输出时钟。
数据输入。
数据输出。
I / O
I
O
3.3V LVTTL
3.3V LVTTL
3.3V LVTTL
UART外设接口
UART接口可以被配置如下:
1.一个8针
2.两个4针
3.两个2针(拉DCD , DSR , CTS和RTS )
4.一个4针,一个2针
UARTSerClk
UARTnCTS
UARTnDCD
UARTnDSR
UARTnDTR
UARTnRI
UARTnRTS
UARTnRx
UARTnTx
串行时钟输入。
清除发送。
数据载波检测。
数据集就绪。
数据终端就绪。
铃声指示。
发送请求。
接收数据。
发送数据。
I
I / O
I / O
I / O
I / O
I / O
I / O
I
O
3.3V LVTTL
接收器
W /拉
3.3V LVTTL
3.3V LVTTL
3.3V LVTTL
3.3V LVTTL
3.3V LVTTL
3.3V LVTTL
3.3V LVTTL
接收器
瓦特/下拉
3.3V LVTTL
1, 6
1, 6
1, 6
1
1
1
USB 2.0接口
USB2Clk
USB2Data0 : 7
USB2Dir
USB2Next
USB2Stop
USB时钟。
并行数据总线。
数据总线的方向控制。
下一个数据字节的控制。当数据正在被传输给PHY ,
下一个字节应当发送。当数据被从接收到的
物理层,下一个字节是可用的。
停止输出控制。
I
I / O
I / O
I / O
I / O
3.3V LVTTL
接收器
3.3V LVTTL
3.3V LVTTL
3.3V LVTTL
3.3V LVTTL
5
AMCC专有
43