
ST72101/ST72212/ST72213
8位A / D转换器(ADC )
(续)
5.5.3功能描述
高电平基准电压V
DDA
必须是
外部连接至V
DD
引脚。低电平
参考电压V
SSA
必须连接克斯特
应受至V
SS
引脚。在一些设备(参照DE-
副引脚输出的说明)的高和低的水平为参考
ENCE电压内部连接到V
DD
和V
SS
销。
转换精度因此可能会降低
通过在大量的事件压降和噪声
加载或严重脱钩电源线。
图40.推荐的分机。连接
V
DD
0.1F
V
DDA
V
SSA
ST7
R
艾因
V
艾因
逻辑Px.x / AINx
O
特性:
转换为单调的,这意味着其结果
从来没有减少,如果模拟输入不和
从不增加,如果模拟输入则不会。
如果输入电压大于或等于V
DD
(参考电压高),那么结果= FFH (全
规模)无溢出指示。
如果输入电压
≤
V
SS
(参考电压低) ,然后
结果= 00H 。
转换时间为64个CPU时钟周期IN-
cluding 31.5个CPU时钟周期的采样时间。
R
艾因
为最大阻抗推荐
用于将模拟输入信号。如果阻抗是太
高,这将导致精度由于损耗
泄漏和采样不被完成,在
获分配时间。
在A / D转换器是线性的和的数字结果
该转换是由下式给出:
so
b
te
le
ro
P
uc
d
s)
t(
so
b
-O
模式
等待
停止
转换的精度的说明
电气特性部分。
过程:
指的是企业社会责任和DR寄存器的描述节
重刑的位定义。
每个模拟输入引脚必须被配置为输入,
没有拉起来,没有中断。请参阅“ I / O端口”
篇章。使用这些引脚作为模拟输入呢
不影响端口的能力被读为逻辑
输入。
在CSR寄存器:
- 选择CH2至CH0位分配的模拟
登录通道进行转换。请参阅
表1中。
- 设置ADON位。然后, A / D转换器
经过稳定时间启用(一般为30
微秒) 。然后,它执行一个连续转换
所选择的信道的。
当转换完成
- 李玟位由硬件设置。
- 不产生中断。
- 其结果是在DR寄存器。
在写CSR寄存器中止当前CON-
版本,重新设置COCO位,并开始一个新的
转换。
P
te
le
od
r
s)
t(
uc
5.5.4低功耗模式
注意:
在A / D转换器可以通过重新被禁用
设置ADON位。此功能允许降低
当没有转换需要 - 功耗
ED 。
描述
在A / D转换器没有任何影响
A / D转换器被禁用。
从HALT模式下, A / D转换后的唤醒
转换器需要一个稳定时间
前精确的转换可以
进行。
255 x输入电压
数字结果=
参考电压
5.5.5中断
无。
其中,参考电压为V
DD
- V
SS
.
64/85
64