
ST72101/ST72212/ST72213
7.7 SPI特性
串行外设接口
价值
REF 。
符号
参数
主
SLAVE
主
SLAVE
SLAVE
SLAVE
主
SLAVE
主
SLAVE
主
SLAVE
主
SLAVE
条件
分钟。
f
SPI
1
2
3
4
5
6
7
8
9
10
11
12
13
t
SPI
t
领导
t
LAG
t
SPI_H
t
SPI_L
t
SU
t
H
t
A
t
DIS
t
V
t
HOLD
t
上升
t
秋天
SPI频率
SPI时钟周期
使交货时间
启用延迟时间
时钟( SCK )的时候
时钟( SCK ),低电平时间
数据建立时间
数据保持时间(输入)
访问时间(时间到活动数据
从高阻抗状态)
禁止时间(保持时间到高im-
pedance状态)
数据有效
数据保持时间(输出)
1/128
dc
4
2
120
120
100
90
100
90
100
100
马克斯。
1/4
1/2
f
中央处理器
t
中央处理器
ns
ns
ns
ns
单位
SLAVE
上升时间
输出: SCK , MOSI , MISO
(20% V
DD
到70 %的V
DD
, C
L
= 200pF的)输入: SCK , MOSI , MISO , SS
下降时间
输出: SCK , MOSI , MISO
(70% V
DD
到20 %的V
DD
, C
L
= 200pF的)输入: SCK , MOSI , MISO , SS
测定点为V
OL
, V
OH
, V
IL
和V
IH
在SPI时序图
图43. SPI主时序图CPHA = 0 , CPOL = 0
b
O
so
SS
(输入)
te
le
ro
P
uc
d
s)
t(
so
b
-O
法师(前捕捉边)
从站(后使边)
法师(前捕捉边)
从站(后使边)
P
te
le
od
r
0
0.25
0.25
0
100
100
s)
t(
uc
ns
ns
120
240
120
ns
ns
t
中央处理器
ns
t
中央处理器
ns
100
100
100
100
ns
s
ns
s
1
13
12
SCK
(输出)
4
6
D7-IN
7
D7-OUT
11
MISO
(输入)
5
D6-IN
D6-OUT
D0-IN
D0-OUT
VR000109
MOSI
(输出)
10
78/85