
ST72101/ST72212/ST72213
表1. ST72212引脚配置
引脚n °引脚n °
SDIP32 SO28
1
2
3
4
5
6
7
8
9
10
11
12
13
14
15
16
17
18
19
20
21
22
23
24
8
9
10
11
12
13
14
15
16
17
18
19
20
21
1
2
3
4
5
6
7
引脚名称
RESET
OSCIN
OSCOUT
PB7/SS
PB6/SCK
PB5/MISO
PB4/MOSI
NC
NC
PB3/OCMP2_A
PB2/ICAP2_A
PB1/OCMP1_A
PB0/ICAP1_A
PC5/EXTCLK_A/AIN5
PC4/OCMP2_B/AIN4
PC3/ICAP2_B/AIN3
PC2/CLKOUT/AIN2
PC1/OCMP1_B/AIN1
PC0/ICAP1_B/AIN0
PA7
PA6
PA5
PA4
NC
NC
PA3
PA2
PA1
PA0
TEST / V
PP(1)
V
SS
V
DD
TYPE
描述
备注
I / O双向。低电平有效。当务之急不可屏蔽中断。
I
O
输入/输出振荡器引脚。这些引脚连接一个并联谐振
晶体或外部源的内部振荡器。
外部中断: EI1
外部中断: EI1
外部中断: EI1
外部中断: EI1
I / O端口B7或SPI从机选择(低电平有效)
I / O端口B6或SPI串行时钟
I / O端口B5或SPI主机输入/从机输出数据
I / O端口B4或SPI主机输出/从机输入数据
没有连接
没有连接
I / O端口B3或TimerA的输出比较2
I / O端口B2或TimerA的输入捕捉2
I / O端口B1或TimerA的输出比较1
I / O端口B0或TimerA的输入捕捉1
外部中断: EI1
外部中断: EI1
I / O端口C5或TimerA的时钟输入或ADC模拟输入5个外部中断: EI1
I / O端口C4或TIMERB输出比较2或ADC模拟
输入4
I / O端口C3或TIMERB输入捕捉2或ADC模拟
输入3
港口C2或内部时钟频率输出或ADC
I / O模拟输入2 CLOCKOUT由位的5驱动
杂项寄存器。
端口C1或TIMERB输出比较1或ADC模拟
I / O输入1
端口C0或TIMERB输入捕捉1或ADC模拟
I / O输入0
I / O端口A7 ,高灌
I / O端口A6 ,高灌
I / O端口A5 ,高灌
I / O端口A4,高灌
没有连接
没有连接
I / O端口A3,高灌
I / O端口A2 ,高灌
I / O端口A1 ,高灌
I / O端口A0 ,高灌
I / S
S
S
外部中断: EI0
外部中断: EI0
外部中断: EI0
外部中断: EI0
O
so
b
25
26
27
28
29
30
31
32
et
l
22
23
24
25
26
27
28
P
e
ro
uc
d
s)
t(
so
b
-O
te
le
r
P
od
外部中断: EI1
外部中断: EI1
s)
t(
uc
外部中断: EI1
外部中断: EI1
外部中断: EI1
外部中断: EI1
外部中断: EI1
外部中断: EI0
外部中断: EI0
外部中断: EI0
外部中断: EI0
测试模式引脚(应接低在用户模式) 。在EPROM编程
明模式下,此引脚用作编程电压输入V
PP.
地
主电源
注1 :
V
PP
仅在EPROM / OTP
6/85
6