
ATmega16/32/64/M1/C1
6.7.6
端口引脚
当进入睡眠模式时,所有端口引脚都应该配置为只消耗最小的功耗。该
最重要的是避免了驱动电阻性负载。在休眠模式下
在I / O时钟( CLK
I / O
)和ADC时钟( CLK
ADC
)停止时,该装置的输入缓冲器
被禁用。这将确保没有功率被输入逻辑时不需要消耗。在
某些情况下,输入逻辑是必要的,用于检测唤醒条件,然后它会
启用。请参考
“ I / O端口”第62页
有关详细信息,在其引脚功能。如果
输入缓冲区启用和输入信号悬空或模拟输入电平接近
V
CC
/ 2 ,否则输入缓冲器会消耗过多的功率。
对于模拟输入引脚,数字输入缓冲器应在任何时候都被禁止。模拟信号
水平接近V
CC
/ 2上的输入引脚可以甚至在激活模式引起显著电流。数字
输入缓冲器可以通过写数字输入禁用寄存器被禁用( DIDR1和
DIDR0 ) 。参见“数字输入禁止寄存器1 DIDR1 ”和“数字输入禁止寄存器0
- DIDR0 “上
269页
和
249页
了解详细信息。
6.7.7
片上调试系统
如果片上调试系统由熔丝位OCDEN和芯片使能进入睡眠模式时,
主时钟源被启用,因此,总消耗功率。在深层次的睡眠模式,
这将显著的总电流消耗贡献。
45
7647F–AVR–04/09