添加收藏夹  设为首页  深圳服务热线:13692101218  13751165337
51电子网联系电话:13692101218
位置:首页 > IC型号导航 > 首字符A型号页 > 首字符A的型号第954页 > ATA5749 > ATA5749 PDF资料 > ATA5749 PDF资料1第13页
ATA5749 [初步]
6.2
程序设计
配置寄存器进行编程使用串行SPI总线,从MSB开始。它
由使能线(EN)时,数据线( SDIN_TXDIN )和SPI总线时钟(SCK)的。
该SDIN_TXDIN数据加载在SCK的上升沿。在组态中的内容
的灰寄存器成为上的最后一位的负SCK边沿编程( LSB)的
编程序列。此总线的时序示于
图6-1 。
注意,该最大
SPI总线上可用的时钟速度被限制在2兆赫。
图6-1 。
SPI总线时序
EN
T
EN_setup
SCK
T
格局
SDIN_TXDIN
T
HOLD
T
SCK_HIGH
T
SCK_Cycle
T
SCK_LOW
T
SDIN_TXDIN_setup
最高位
X
MSB-1
X
在32位编程序列结束时, SDIN_TXDIN行成为MOD-
ulation输入的RF发射器。编程完成后, SCK信号没有任何影响
上的设备。要禁用发射并进入OFF模式下, EN和SDIN_TXDIN绝
返回到低电平状态。为清楚起见,若干附加的时序图,均包括在内。
科幻gure
6-2
显示的情况,当编程结束快那么XTO已准备就绪。
图6-2 。
时序图,如果寄存器编程比快
ΔT
XTO
ΔT
XTO
EN (输入)
SDIN_TXDIN
(输入)
SCK (输入)
32位配置
X
X
TX-数据
X
T
PLL
CLK (输出)
PA (输出
电源)
OFF“
模式
启动
Mode_1
启动
Mode_2
TX ±
Mode1
FSK ;
TX_Mode2
ASK :
TX_Mode1和
TX_Mode2
OFF_Mode
13
9128D–RKE–01/09

深圳市碧威特网络技术有限公司