
3.7
输入/输出引脚( TXD )
该引脚是微控制器的接口,以控制对LIN输出的状态。 TXD必须拉
到地,以便驱动LIN总线低。如果TXD为高电平或悬空(内部上拉电阻
器) ,在LIN输出晶体管截止,所述总线处于隐性状态。
3.8
显性超时功能( TXD )
TXD输入具有内部上拉电阻。内部定时器将阻止总线被
永久驱动的显性状态。如果TXD被迫低更长于T
DOM
> 4毫秒,
LIN总线驱动器切换到隐性状态。要重置这个显性超时模式, TXD
正常数据传输之前,必须切换到高( > 10微秒)可被启动。
3.9
输出引脚( RXD )
该引脚报告LIN总线的状态给微控制器。林高(隐性状态)
报道高水平的RXD ;林低(主控状态)被报告在RXD低电平。该
输出有一个内部上拉结构,一般为5 kΩ到V
CC
。交流特性
为20 pF的外部负载电容进行测量。
输出短路保护。在无动力的模式(即,V
S
= 0V ) ,RXD被关闭。
3.10
使能输入引脚( EN )
这个引脚控制接口的操作模式。在V上电
S
(电池)时,IC
切换到预正常模式下,即使EN为低或不连接(内部下拉电阻) 。如果
EN为高电平时,接口处于正常模式。
在EN的下降沿TXD仍高力设备到静音模式。在EN下降沿
而TXD为低电平强制器件进入休眠模式。
4
ATA6620N
4850I–AUTO–09/09