
功能说明
功能引脚说明
电流限制频率输入PIN
( FGEN )
输入引脚半桥电流限制PWM
频率。该输入是不是一个真正的PWM输入引脚;它应该
只需提供PWM的周期。占空比会
自动生成的。
重要
推荐FGEN频率应
在0.1kHz到20kHz的范围内。
的半桥驱动器输出的要求,多VSUP
提供引脚。
所有VSUP引脚都必须连接到拿到全芯片
功能。
电源接地引脚( GND1和GND2 )
GND1和GND2是设备电源的接地连接。
由于低导通电阻和电流的要求
半桥驱动器输出提供了多个引脚。
GND1和GND2引脚都必须连接到拿到全芯片
功能。
反电动势输出引脚
( BEMF )
该引脚为用户提供了相关信息回
电磁力( BEMF ) 。此功能允许摆摊
检测线圈故障的步进电机的应用。为了
评估该信号的引脚必须直接连接到
销PTD0 / TACH0 /反电势。
切换V
DD
输出引脚( HVDD )
该HVDD引脚是一个可切换的V
DD
输出驱动
电阻性负载,需要一个5.0V稳压电源;输出
具有短路保护。
复位引脚(
RST_A
)
RST_A
是模拟模具的双向复位引脚。这是
+ 5.0V稳压输出引脚( VDD )
VDD引脚需要将一个外部电容
稳定的稳压输出电压。 VDD引脚是
意在提供嵌入式微控制器。
重要
VDD端子不应被用来提供
其他负载;使用HVDD销用于此目的。在VDD ,
EVDD , VDDA和VREFH引脚必须连接在一起。
一个漏极开路,上拉电阻,必须连接到
该
RST
引脚的MCU 。
中断引脚(
IRQ_A
)
IRQ_A
是模拟模具的中断输出引脚
指示错误或唤醒事件。这是一个漏极开路
上拉电阻和必须连接到
IRQ
的销
MCU。
稳压器接地引脚( VSS )
VSS引脚是接地引脚为所有非连接
电源接地连接(微控制器和传感器) 。
重要
VSS , EVSS , VSSA和VREFL引脚必须
连接在一起。
从选择引脚(
SS
)
该引脚为SPI从机选择引脚的模拟芯片。所有
其他SPI连接均由内部完成。
SS
必须是
连接到PTB1或任何其他逻辑我的/ O
微控制器。
LIN收发器输出引脚( RXD )
该管脚为LIN收发器的输出。该引脚必须
连接到微控制器的增强型串行
通信接口( ESCI )模块( RXD引脚) 。
LIN总线引脚( LIN )
LIN引脚代表单线总线发射器和
接收器。它适合于汽车总线系统,并基于
在LIN总线规范。
ADC参考引脚( VREFL和VREFH )
VREFL和VREFH是基准电压引脚的
ADC。建议在高品质的陶瓷
去耦电容放置在这些引脚之间。
重要
VREFH是很高的参考电源的
ADC和应该连接到通过相同的电势VDDA
单独的痕迹。 VREFL是低基准源的
ADC和应该连接到通过相同的电位VSS的
单独的痕迹。
有关详细信息,请参阅68HC908EY16数据表。
半桥输出引脚( HB1 : HB4 )
该908E626器件包括功率MOSFET
配置为4个半桥式驱动器输出。该HB1 : HB4
输出可用于步进电机驱动器进行配置,直流电机
驱动程序,或高侧和低侧开关。
该HB1 : HB4输出短路和过
温度保护,它们的特点是电流重新复制,
电流限制,以及反电动势产生。电流限制
并再复制在低边MOSFET做。
ADC电源引脚( VDDA和VSSA )
VDDA和VSSA是电源引脚的模拟电源
到数字转换器(ADC ) 。建议在一个高
优质的陶瓷去耦电容放置的
这些引脚。
重要
VDDA是为ADC供电,并应
绑通过单独迹线相同的电位与EVDD 。
电源引脚( VSUP1 : VSUP3 )
VSUP1 : VSUP3是设备的电源引脚。该
额定输入电压是专为从12V操作
系统。由于低导通电阻和电流
908E626
模拟集成电路设备数据
飞思卡尔半导体公司
15