
EDE1104AFSE , EDE1108AFSE
输入转换率降额
所有输入信号全部TIS , TDS (设置时间)和TIH , TDH (保持时间)所需的计算方法是添加数据
表TIS (基地) , TDS (基地)和载通(基地), TDH (基地)值的
ΔtIS , ΔtDS
和
ΔtIH , ΔtDH
降额值
分别。
例如: TDS (总建立时间) = TDS (基地) +
ΔtDS 。
设置(TIS , TDS)的标称压摆率的上升信号被定义为VREF ,最后交叉之间的压摆率
( DC)和VIH ( AC)分第一个十字路口。设置(TIS , TDS)的标称压摆率下降信号被定义为
VREF的最后一个交叉(DC)和的VIL (AC)的最大第一交叉之间的压摆率。如果实际信号是
总是早于阴影“ VREF ( DC)交流地区间的名义摆率线,使用额定压摆率
降额值(见的压摆率定义标称图)。
如果实际信号是购买比标称转换速率线阴影' VREF (DC)到交流区域'之间的任何位置,所述
的切线,以从AC电平到DC电平的实际信号的压摆率用于降额值(见图
的转换率定义切线) 。
持( TIH , TDH )公称压摆率的上升的信号被定义为最后一个交叉之间的压摆率
VIL (DC)的最大值。和VREF ( DC)的第一个十字路口。持有( TIH , TDH )的名义压摆率下降信号定义
作为VIH (DC)的最小的最后一个交叉之间的压摆率。和VREF ( DC)的第一个十字路口。如果实际信号
总是晚于阴影之间的名义摆率行“DC电平VREF ( DC )地区,使用名义摆
率降额值(见的压摆率定义标称图)。
如果实际信号早于任何地方的阴影之间的名义摆率行“DC至VREF ( DC )地区,
的切线从DC电平至VREF (直流)电平的实际信号的压摆率用于降额值
(见压摆率定义切线的图)。
虽然慢摆率的总安装时间可能是负的(即有效输入信号没有达到
VIH / IL ( AC)在时钟上升沿过渡的时间)的有效输入信号,仍然需要完成过渡,
达到VIH / IL ( AC ) 。
在下面的表中列出的值之间的压摆率,降额值可通过线性得到
插值。
这些值通常不受生产测试。他们是通过设计和特性验证。
[ TDS / TDH与差分DQS的降额值( DDR2-667 , 800 )
DQS , / DQS差分压摆率
4.0 V / ns的
3.0 V / ns的
2.0 V / ns的
1.8 V / ns的
1.6 V / ns的
1.4 V / ns的
1.2 V / ns的
1.0 V / ns的
0.8 V / ns的
ΔtDS ΔtDH ΔtDS ΔtDH ΔtDS ΔtDH ΔtDS ΔtDH ΔtDS ΔtDH ΔtDS ΔtDH ΔtDS ΔtDH ΔtDS ΔtDH ΔtDS ΔtDH
单位
2.0
1.5
1.0
DQ
SLEW
率
(V / ns的)
0.9
0.8
0.7
0.6
0.5
0.4
+100 +45
+67
0
+21
0
+100 +45
+67
0
5
+21
0
14
+100 +45
+67
0
5
13
+21
0
14
31
+79
+12
+7
1
10
+33
+12
2
19
42
+24
+19
+11
+2
10
+24
+10
7
30
59
+31
+23
+14
+2
24
+22
+5
18
47
89
+35
+26
+14
12
52
+17
6
35
77
+38
+26
0
+6
23
65
+38
+12
11
53
ps
ps
ps
ps
ps
ps
ps
ps
140 40
128 28
116
ps
数据表E1390E30 (版本3.0 )
22