
PSD8XXFX
表3中。
引脚名称
引脚说明
PLCC52引脚说明
(1)
(续)
针
TYPE
描述
PC3针端口C的这个端口引脚可被配置为具有以下功能:
单片机I / O - 写入或从标准输出或输入端口读取。
宏单元CPLD ( McellBC3 )输出。
输入到可编程逻辑器件。
TSTAT输出
(2)
为JTAG串行接口。
就绪/忙输出并联在系统编程( ISP) 。
此引脚可以配置为CMOS或开漏输出。
PC4引脚端口C的这个端口引脚可被配置为具有以下功能:
单片机I / O - 写入或从标准输出或输入端口读取。
宏单元CPLD ( McellBC4 )输出。
输入到可编程逻辑器件。
TERR输出
(2)
为JTAG串行接口。
此引脚可以配置为CMOS或开漏输出。
PC5引脚端口C的这个端口引脚可被配置为具有以下功能:
单片机I / O - 写入或从标准输出或输入端口读取。
宏单元CPLD ( McellBC5 )输出。
输入到可编程逻辑器件。
TDI输入
(2)
为JTAG串行接口。
此引脚可以配置为CMOS或开漏输出。
PC6引脚端口C的这个端口引脚可被配置为具有以下功能:
单片机I / O - 写入或从标准输出或输入端口读取。
宏单元CPLD ( McellBC6 )输出。
输入到可编程逻辑器件。
TDO输出
(2)
为JTAG串行接口。
此引脚可以配置为CMOS或开漏输出。
PC7引脚端口C的这个端口引脚可被配置为具有以下功能:
单片机I / O - 写入或从标准输出或输入端口读取。
宏单元CPLD ( McellBC7 )输出。
输入到可编程逻辑器件。
DBE - 活跃的低位字节数据从68HC912型微控制器使能输入。
此引脚可以配置为CMOS或开漏输出。
PD0引脚端口D的这个端口引脚可被配置为具有以下功能:
ALE / AS输入锁存器的MCU地址输出。
单片机I / O - 写或从标准输出或输入端口读取。
输入到可编程逻辑器件。
CPLD输出(外部片选) 。
PD1引脚端口D的这个端口引脚可被配置为具有以下功能:
单片机I / O - 写入或从标准输出或输入端口读取。
输入到可编程逻辑器件。
CPLD输出(外部片选) 。
CLKIN - 时钟输入宏单元CPLD , APD的设备的电源,递减计数器,
在CPLD和阵列。
PC3
17
I / O
PC4
14
I / O
PC5
13
I / O
PC6
12
I / O
PC7
11
I / O
PD0
10
I / O
PD1
9
I / O
文档编号7833版本7
17/128