添加收藏夹  设为首页  深圳服务热线:13692101218  13751165337
51电子网联系电话:13692101218
位置:首页 > IC型号导航 > 首字符2型号页 > 首字符2的型号第406页 > 25LC080DT-E/MNY > 25LC080DT-E/MNY PDF资料 > 25LC080DT-E/MNY PDF资料1第11页
25XX080C/D
2.6
写状态寄存器( WRSR )
指令
参见图2-7为WRSR时序。
写状态寄存器( WRSR )指令允许
用户写入的非易失性位在稳压状态
存器中的表2-2所示。用户能够选择
四个级别的保护对数组的写1
到合适的位状态寄存器。该
阵列被划分成四个部分。用户具有
能够写保护无,一个,两个或四个的
阵列的段。分区被控制为
如表2-3所示。
写保护使能( WPEN )位也是
非易失性位是可以作为一个使能位为WP
引脚。写保护( WP)引脚和写保护
在状态使能( WPEN )位寄存器控制
可编程硬件写保护功能。硬件
写保护功能被启用时, WP引脚为低电平,
WPEN位为高。硬件写保护被禁用
当任的WP引脚为高电平或WPEN位为低。
当芯片被硬件写保护,只写入
非易失位在状态寄存器被禁用。看
表2-4为功能上的WPEN位的矩阵。
表2-3 :
BP1
保护阵列
BP0
数组地址
写保护
上部1/4
(0300h-03FFh)
上部1/2
(0200h-03FFh)
所有
(0000h-03FFh)
0
0
1
1
0
1
0
1
图2-7:
CS
写状态寄存器时序分析( WRSR )
0
SCK
1
2
3
4
5
6
7
8
9
10
11
12
13
14
15
指令
SI
0
0
0
0
0
0
0
1
7
6
数据状态寄存器
5
4
3
2
1
0
高阻抗
SO
2009年Microchip的科技公司
DS22151A第11页

深圳市碧威特网络技术有限公司