添加收藏夹  设为首页  深圳服务热线:13751165337  13692101218
51电子网联系电话:13751165337
位置:首页 > IC型号导航 > 首字符A型号页 > 首字符A的型号第584页 > ADS6442IRGC25 > ADS6442IRGC25 PDF资料 > ADS6442IRGC25 PDF资料2第56页
ADS6445 , ADS6444
ADS6443 , ADS6442
SLAS531B - 2007年5月 - 修订2009年12月
www.ti.com
为了获得最佳性能,时钟输入端必须采用差分驱动,降低对共模
噪声。用于高输入频率取样时,建议使用一个时钟源具有非常低的抖动。通
的时钟源过滤可以帮助降低抖动的效果。有在同一个性能没有变化
非50%占空比的时钟输入。
时钟缓冲器增益
当使用正弦波时钟输入,贡献的时钟抖动噪声改善作为时钟振幅
增加。因此,建议使用大时钟振幅。如图
图18中的
使用时钟振幅
大于1V
PP
以避免性能下降。
此外,时钟缓冲器具有可编程的增益放大输入的时钟来支持非常低的时钟
幅度。增益可以通过编程寄存器位被置
<CLKIN GAIN>
(参照
表14)
单调递增,从增益0到5的增益设置。
表22
列出支持的最小时钟振幅
每个增益设置。
表22.最小时钟幅度跨越涨幅
时钟缓冲器增益
增益0 (最小增益)
增益为1 (默认增益)
获得2
获得3点
获得4点
获得5 (最高增益)
最小时钟振幅支
mV
PP
迪FF erential
800
400
300
200
150
100
省电模式
该ADS644X有三种省电模式 - 全球性断电,备用通道和输入时钟停止。
全球掉电
这是一个全球性的断电模式,其中几乎整个芯片断电,其中包括四个ADC ,
内部基准电压源, PLL和LVDS缓冲器。其结果是,总功耗下降到大约77毫瓦典型
(与输入时钟运行) 。该模式可以通过设置的寄存器位来发起
<PDN GLOBAL>
(参照
表13)。
的输出数据和时钟缓冲器处于高阻抗状态。
从该模式中,以数据成为有效的在正常模式下的唤醒时间为100
μs.
备用通道
在这种模式下,每信道的仅在ADC断电,这有助于获得非常快的唤醒时间。每
的四个ADC可以关断独立使用的寄存器位
<PDN CH>
(参照
表13)。
输出LVDS缓冲器保持上电状态。
从该模式中,以数据成为在正常模式下有效的唤醒时间是200个时钟周期。
输入时钟停止
转换器进入此模式:
如果输入时钟频率低于1 MSPS或
如果输入时钟幅度小于400毫伏
PP
,差速器默认时钟缓冲器增益设置) ,在任何
采样频率。
所有ADC和LVDS缓冲器被断电,而功耗约为235毫瓦。唤醒时间
从该模式中,以数据成为有效的在正常模式下是100
μs.
56
提交文档反馈
版权所有 2007-2009 ,德州仪器
产品文件夹链接( S) :
ADS6445 , ADS6444 ADS6443 , ADS6442

深圳市碧威特网络技术有限公司