
ADL5801
应用信息
基本连接
在ADL5801设计的无线电频率之间进行转换
射频(RF)和中频( IF)信号。对于这两种变频
和下变频应用, RFIP (引脚16 )和RFIN
(引脚15 )必须被配置为输入接口。 IFOP
(引脚20)和IFON (引脚21 )必须被配置为输出
接口。需要密切单独旁路电容器
靠近每个电源引脚(引脚7 ,引脚13 ,引脚18和引脚24 ) ,
于VSET控制引脚(引脚10) ,并且所述DETO检测器的输出引脚
(引脚11 ) 。当芯片上的检测器被选择,以形成一个封闭
循环,自动地控制VSET引脚,R 7可以是
填充了0 Ω的电阻。另外,只需使用一个跳线
于VSET和DETO测试点,用于评价之间。身材
28示出了用于ADL5801操作的基本连接。
IFOP
T1
T5
T8
RF和LO端口
RF和LO输入端口被设计为一个差分输入
阻抗约为50 Ω 。图29和图30
示出了在RF和LO的接口上。建议
每个RF和LO差分端口通过一个被驱动
平衡不平衡转换器,以获得最佳的性能。它也有必要进行交流耦合
RF和LO端口。使用适当的电容值可以帮助
改进对所需频率的输入回波损失。表4
列出了各种RF和LO推荐的组件
频带。所述特征数据是在可用
典型性能特性部分。
IFon
R11
VPOS
R50
C2
C3
24
23
22
21
R13
C50
R3
L1
L3
C13
20
19
R2
L2
VPOS
C19
C20
VPLO GND
1
GND
2
GND
NC
IFON IFOP GND
C10
VPOS
VPRF
18
GND
17
C8
R14
腰部
LOIP
T2
R16 T4
T7
C4
3
LOIP
L4
R8
RFIP
R4
T3
T6
T9 R12
RFIN
RFIP
16
ADL5801
4
腰部
RFIN
15
C9
GND
14
VPDT
13
R10
C5
5
GND
L5
6
GND
VPOS
VPLO GND ENBL VSET DETO GND
7
8
9
10
11
12
VPOS
C6
C7
ENBL
R7
C12
C18
C17
R9
VSET
DETO
C1
图28.基本连接示意图
第0版|第13页20
08079-128