
LTC1264-7
PI FU CTIO S
NC引脚( 1 ,5,8 ,13)
引脚1,5 , 8和13没有连接到任何内部电路
指向设备上,并应优选绑模拟
地面上。
过滤器输入引脚( 2 )
输入引脚内部连接通过一个50K电阻
器连接到运算放大器的反相输入端。
模拟接地引脚( 3,5)
该过滤器的性能取决于质量
模拟信号地。对于单通道或双电源
操作中,围绕封装的模拟地平面
年龄建议。模拟地平面应
连接到任何数字地在单个点。对于双
供给动作,销3应该连接到模拟
接地平面。对于单电源供电3脚应该是
偏置在1/2电源,并应被旁路到模拟
地平面至少有一个1μF的电容(图3 ) 。为
在最高f 5V单电源操作
CLK
为2MHz ,销3
应在2V偏置。这最大限度地减少通带增益和
相位变化。
电源引脚( 4,12 )
在V (引脚4 )和V (引脚12 )应各自
绕过一个0.1μF的电容,以适当的模拟
地面上。该过滤器的电源应隔离
从其他数字或高电压模拟电源。低
噪声线性电源推荐。利用开关
电源将降低的信号 - 噪声比
过滤器。在上电期间供电应该有一个压摆率
小于1V / μs的少。当V
+
V之前应用
–
和V
–
is
允许去地上,一个信号二极管钳位应
V
–
以防止闩锁。图2和图3示出了典型
双和单电源操作的连接。
+
–
V
IN
V
+
V
–
1
2
3
4
5
0.1F
6
7
LTC1264-7
14
13
12
11
10
9
8
+
GND
数字电源
V
+
图4.缓冲区的滤波器输出
12647fa
10
+
1k
–
U
U
U
0.1F
200
时钟源
V
OUT
1264-7 F02
图2.双电源供电的F
CLK
/f
截止
= 25:1
1
V
IN
V
+
0.1F
10k
14
13
12
LTC1264-7
2
3
4
5
6
7
11
10
9
8
200
时钟源
V
+
+
GND
数字电源
10k
+
1F
V
OUT
1264-7 F03
图3.单电源供电的F
CLK
/f
截止
= 25:1
过滤器输出引脚( 6,9 )
销9是过滤器的指定的输出;它通常可以
来源3毫安和吸收1mA 。驱动同轴电缆或
阻性负载小于20K将降低总har-
该滤波器的单胞菌的失真。当评估该器件的
失真的输出缓冲是必要的。同相
缓冲液中,图4中,可以使用,只要它的输入
共模范围以及滤波器的输出中
摆动。管脚6是一个中间滤波器输出端提供一个
未指定的6阶低通滤波器。管脚6不应该
加载。
LT1220
1264-7 F04