
LTC1064-7
APPLICATI
S I FOR ATIO
限制速度
为了避免运算放大器的转换速率在最大时钟限制
频率,信号幅度应保持低于一个
指定的电平如表9所示。
电源
±7.5V
±5V
单5V
最大值Fi
CLK
5.0MHz
4.5MHz
4.0MHz
≥
3.5MHz
3.5MHz
≥
3.0MHz
2.0MHz
最大V
IN
1.8V
RMS
(f
IN
> 80kHz时)
2.3V
RMS
(f
IN
> 80kHz时)
2.7V
RMS
(f
IN
> 80kHz时)
1.4V
RMS
(f
IN
>为500kHz )
1.6V
RMS
(f
IN
> 80kHz时)
0.7V
RMS
(f
IN
> 400kHz的)
0.5V
RMS
(f
IN
>为250kHz )
2V/DIV
表9.最大V
IN
VS V
S
和时钟
LTC的低通滤波器表10.瞬态响应
延迟
上升
解决
时间*
TIME TIME ** ***
低通滤波器
(秒)
(秒)
(秒)
LTC1064-3贝塞尔
0.50/f
C
0.34/f
C
0.80/f
C
LTC1164-5贝塞尔
0.43/f
C
0.34/f
C
0.85/f
C
LTC1164-6贝塞尔
0.43/f
C
0.34/f
C
1.15/f
C
LTC1264-7的线性相位
1.15/f
C
0.36/f
C
2.05/f
C
LTC1164-7的线性相位
1.20/f
C
0.39/f
C
2.2/f
C
LTC1064-7的线性相位
1.20/f
C
0.39/f
C
2.2/f
C
LTC1164-5巴特沃斯
0.80/f
C
0.48/f
C
2.4/f
C
LTC1164-6椭圆
0.85/f
C
0.54/f
C
4.3/f
C
LTC1064-4椭圆
0.90/f
C
0.54/f
C
4.5/f
C
LTC1064-1椭圆
0.85/f
C
0.54/f
C
6.5/f
C
*为50 %
±5%,
** 10 %至90%
±5%,
***为1 %
±0.5%
OVER-
SHOOT
(%)
0.5
0
1
5
5
5
11
18
20
20
ts
输入
90%
产量
表11.别名(F
CLK
= 100kHz时)
输入频率
(V
IN
= 1V
RMS
,
f
IN
= f
CLK
±
f
OUT
)
(千赫)
50:1, f
截止
= 2kHz的
190 (或210 )
195 (或205 )
196 (或204 )
197 (或203 )
198 (或202 )
199.5 (或200.5 )
100:1, f
截止
= 1kHz时
97 (或103 )
97.5 (或102.5 )
98 (或102 )
98.5 (或101.5 )
99 (或101 )
99.5 (或100.5 )
输出电平
(与输入,
0分贝= 1V
RMS
)
( dB)的
–76.1
– 51.9
– 36.3
– 18.4
– 3.0
– 0.2
–74.2
– 53.2
– 36.9
– 19.6
– 5.2
– 0.7
输出频率
(化名频率
f
OUT
= ABS [F
CLK
±
f
IN
])
(千赫)
10.0
5.0
4.0
3.0
2.0
0.5
3.0
2.5
2.0
1.5
1.0
0.5
12
U
瞬态响应
50s/DIV
V
S
=
±
7.5V ,女
IN
= 2kHz的
±
3V
f
CLK
= 1MHz时,比= 50 : 1
1064-7 F05
W
U
UO
图5中。
50%
td
10%
tr
上升时间(T
r
) =
0.39
±5%
f
截止
2.2
沉降时间(t
s
) =
±5%
f
截止
( 1%的输出)
1.2
延迟时间(t
d
) = GROUP DELAY
≈
f
截止
( 50 %的输出的)
1064-7 F06
图6 。
别名
混叠是采样数据的固有现象
系统和它发生时,输入频率接近
采样频率被应用。对于LTC1064-7情况
在100 :1,将输入信号的频率的范围是从
的F
CLK
±3%,
将混叠滤波器的通带。
如果,例如,一个LTC1064-7通过100kHz的操作
时钟和1kHz的截止频率接收到98kHz , 10mV的
输入信号,一个为2kHz , 143μV
RMS
别名信号将出现在
其输出。当LTC1064-7使用的时钟,用于─
50截止频率:1,混叠发生在两倍的时钟
频率。表11示出了细节。
10647fb