
CY7B991V
3.3V RoboClock
经营模式说明
图3.零点偏移和零延迟时钟驱动器
REF
L1
Z
0
负载
系统
时钟
FB
REF
FS
4F0
4F1
3F0
3F1
2F0
2F1
1F0
1F1
TEST
长度L 1 = L 2 = L 3 = L 4
4Q0
4Q1
3Q0
3Q1
2Q0
2Q1
1Q0
1Q1
负载
L2
Z
0
负载
L3
Z
0
L4
Z
0
负载
图2
显示配置为零点偏移时钟缓冲器的LVPSCB 。在这种模式下, CY7B991V是基础的低偏移时钟
分布树。当所有的功能选择输入( XF0 , XF1 )保持打开状态,输出对齐和驾驶终止
传输线到一个独立的负载。 FB输入是依赖于在该结构中的任何输出和工作频率范围
选择跟FS引脚。低歪斜规范,再加上驱动端接传输线的能力(与阻抗
低至50欧姆) ,支持高效的印刷电路板设计。
图4.可编程偏移时钟驱动器
REF
Z
0
负载
L1
系统
时钟
FB
REF
FS
4F0
4F1
3F0
3F1
2F0
2F1
1F0
1F1
TEST
4Q0
4Q1
3Q0
3Q1
2Q0
2Q1
1Q0
1Q1
长度L 1 = L 2
L3 < L2 x 6英寸
L4 > L2 x 6英寸
负载
L2
Z
0
负载
Z
0
L4
Z
0
负载
L3
图4
显示配置均衡金属之间的偏移
不同长度的痕迹。除了与低偏移
输出, LVPSCB被编程以错开的时序其
输出。在每个编程的四组输出对
不同的输出时序。时间偏移调整在很宽的
范围中具有的相应的捆扎小增量
功能选择管脚。在此配置中, 4Q0输出被发送
回到FB和配置用于零偏移。其他3双
的输出被编程,以产生不同的偏斜相对
反馈。通过在较长的迹线或前进的时钟信号
在更短的走线延迟的时钟信号,所有负载接收
时钟脉冲在同一时间。
图4
示出FB输入连接到输出与时间0 ns
歪斜( XF1 , XF0 = MID )中选择。内部PLL同步
在FB和REF输入和赞同其上升沿使
可以肯定,所有的输出有精确的相位校准。
时钟歪斜是由± 6个时间单元( TU)时,采用了先进的
选择零歪斜作为反馈输出。更广泛的
延迟是可能的,如果连接至FB输出也歪斜。
由于“零倾斜” , + TU,并且-Tu定义与输出
基团,并且PLL对齐REF和FB的上升沿,更宽
输出歪曲率是通过选择合适的XFN输入创建的。
例如, REF和3Qx之间的10吨铀是通过实现
连接1Q0到FB和设置1F0 = 1F1 = GND , 3F0 = MID ,
和3F1 =高。 (由于FB对齐-4吨铀,并3Qx歪向6
铀,共10铀歪斜被实现)。许多其它的配置
通过倾斜两者作为FB输入输出实现
和歪斜的其它输出。
文件编号: 38-07141牧师* D
第13个5
[+ ]反馈