
LTC2424/LTC2428
引脚功能
CSADC (引脚23 ) :
ADC片选输入。低该引脚上
使SDO数字输出,并在每次转换
锡永,该ADC会自动进入休眠模式,
保持在低功率状态下,只要CSADC高。如果
CSADC是低在睡眠状态下,该器件的吸收
正常的电源。该引脚上的高也禁止SDO
数字输出。期间CSADC由低到高的转变
数据输出状态中止的数据传输和启动
新的转换。正常工作时,驱动该引脚在
与CSMUX平行。
SDO (引脚24 ) :
三态数字输出。期间的数据
输出期间此引脚用于串行数据输出。当
芯片选择CSADC高( CSADC = V
CC
) , SDO引脚
处于高阻抗状态。在转换过程中和
睡眠期间,该引脚可以用作转换的状态
输出。转换状态可以通过拉动观察
CSADC低。
SCK ( 25脚) :
移位时钟的数据输出。该时钟同步的
nizes ADC数据输出的串行数据传输。数据
移出SDO在SCK的下降沿。对于正常
操作时,驱动该引脚平行CLK 。
F
O
(引脚26 ) :
数字输入控制ADC的缺口
频率和转换时间。当F
O
引脚
连接到V
CC
(F
O
= V
CC
) ,该转换器采用内部
振荡器和数字滤波器的第一个空坐落在50Hz 。
当F
O
引脚连接到GND (F
O
= 0V) ,则
转换器将使用其内部振荡器和数字滤波器
第一个空地处在60Hz 。当f
O
由一个驱动
具有频率f的外部时钟信号
EOSC
时,转换器
使用此信号作为它的时钟和数字滤波器的第一空是
位于频率f
EOSC
/ 2560 。所得到的输出
字速率为f
EOSC
/20510.
FU CTIO AL BLOCK DIAGRA
V
CC
GND
CH0
CH1
CH2
CH3
CH4
CH5
CH6
CH7
ZS
SET
FS
SET
8通道MUX
∫
∫
∫
∑
ADC
串行
接口
抽取FIR
DAC
测试电路
SDO
3.4k
C
负载
= 20pF的
SDO
HI- Z到V
OH
V
OL
到V
OH
V
OH
为Hi -Z
24248 TC01
10
W
U
U
U
U
U
国内
振荡器
自动校准
与控制
F
O
( INT / EXT )
SDO
SCK
CSADC
CSMUX
通道
SELECT
24248 BD
D
IN
CLK
V
CC
3.4k
C
负载
= 20pF的
HI- Z到V
OL
V
OH
到V
OL
V
OL
为Hi -Z
24248 TC02