
7542组
引脚说明
表2引脚说明
名字
针
电源
VCC,VSS
V
REF
CNVSS
RESET
X
IN
功能
功能期待一个端口功能
适用于2.2 5.5 V至Vcc ,而0 V电压Vss的。
适用于2.7 5.5 V至Vcc ,而0 V电压Vss的。
掩模ROM版
闪存版
模拟为参考基准电压输入引脚进行A / D转换器。
ENCE电压
CNVSS
芯片工作模式控制管脚,它总是连接到Vss 。
复位输入
复位输入引脚动态“L”
时钟输入
输入和输出引脚的主时钟产生电路。
将X之间的陶瓷谐振器或石英晶体振荡器
IN
和X
OUT
销。
对于使用RC振荡器,短的X之间
IN
和X
OUT
销,并连接所述电容器和电阻器。
如果使用外部时钟时,时钟源连接到X
IN
脚离开了X
OUT
开路。
当片上振荡器作为主时钟,连接X
IN
引脚到V
CC
离开X
OUT
开。
8位I / O口。
捕捉功能引脚键输入
I / O方向寄存器允许每个引脚可单独亲比较功能引脚(键上
醒来
编程为输入或输出。
CMOS兼容输入电平
定时器X功能引脚中断
CMOS三态输出结构
串行I / O2的功能引脚输入)端子
是否内置的上拉电阻器将被使用或不使用可
由程序决定。
高驱动能力的LED驱动器端口,可通过程序进行选择。
5位I / O端口
串行I / O1功能引脚
I / O方向寄存器允许每个引脚可单独亲捕捉功能引脚
编程为输入或输出。
串行I / O1功能引脚
CMOS兼容输入电平
CMOS三态输出结构
CMOS / TTL电平可切换为P1的
0
, P1
2
和P1
3
I / O端口P2
(注1 )
I / O端口P3
(注2 )
8位I / O端口具有几乎相同的功能, P0
CMOS兼容输入电平
CMOS三态输出结构
定时器X功能引脚
输入引脚进行A / D转换器
X
OUT
时钟输出
P0
0
(发光二极管
00
) / CAP
0
P0
1
(发光二极管
01
) / CMP
0
P0
2
(发光二极管
02
) / CMP
1
P0
3
(发光二极管
03
) / TX
OUT
P0
4
(发光二极管
04
) / RxD端
2
P0
5
(发光二极管
05
) / TxD脚
2
P0
6
(发光二极管
06
)/S
CLK2
P0
7
(发光二极管
07
)/S
RDY2
P1
0
/ RxD端
1
/ CAP
0
P1
1
/ TxD脚
1
P1
2
/S
CLK1
P1
3
/S
RDY1
P1
4
/ CNTR
0
P2
0
/ AN
0
–P2
7
/ AN
7
I / O端口P0
I / O端口P1
P3
0
(发光二极管
10
) / CAP
1
P3
1
(发光二极管
11
) / CMP
2
P3
2
(发光二极管
12
) / CMP
3
P3
3
(发光二极管
13
) / INT
1
P3
4
(发光二极管
14
)
P3
5
(发光二极管
15
)
P3
6
(发光二极管
16
) / INT
1
P3
7
(发光二极管
17
) / INT
0
8位I / O端口
捕捉功能引脚
I / O方向寄存器允许每个引脚可单独亲比较功能引脚
编程为输入或输出。
CMOS兼容输入电平( CMOS / TTL电平可切换中断输入引脚
对于P3
6
和P3
7
).
CMOS三态输出结构
是否内置的上拉电阻器将被使用或不使用可中断输入引脚
由程序决定。
高驱动能力的LED驱动器端口,可通过程序进行选择。
注1 : P2
6
/ AN
6
和P2
7
/ AN
7
没有为32针版本和PWQN0036KA -A包的存在,使端口P2是一个6位的I / O端口。
2: P3
5
和P3
6
/ INT
1
没有为32针版本和PWQN0036KA -A包的存在,使得端口P3是一个6位的I / O端口。
Rev.3.03 2008年7月11日
REJ03B0006-0303
第10页117