
S24VP04
销刀豆网络gurations
地址输入A0 , A1 , A2-
器件地址输入
这些输入是未使用的S24VP04 ;然而,对
确保正确的操作,应悬空
或接地。本不应该被拉高。
塑料双列直插式
“P ”包
A0
1
A1
2
A2
3
GND
4
8
V
CC
7
DC
6
SCL
5
SDA
耐力和数据保留
该S24VP04是专为需要的应用
百万次擦/写和读操作次数无限制。它
提供百年的安全数据保留的,有或
无需电源应用, 100万后执行
擦除/写周期。
设备操作
JEDEC的小外形
“S ”包
A0
1
A1
2
A2
3
GND
4
8
V
CC
7
DC
6
SCL
5
SDA
2008年ILL1 1.2
应用
该S24VP04是专为应用而设计
其中所存储的数据的完整性是非常重要的。在
近年来,作为串行的工作电压范围内
E
2
PROM的拉大,大多数半导体制造
商都随意取消其V
CC
检测电路。
该S24VP04将保证写入保护您的数据
选择V以下时锁定
CC
锁定电压。
V
CC
封锁
该S24VP04有一个板上高精度V
CC
SENSE
电路。每当V
CC
低于V
LOCK
,该S24VP04会
禁止内部写电路。在V
CC
锁定电路
将确保数据完整性级别高于可
从具有行业标准的设备预计
一个非常松散的规范或无V
CC
锁定规范。
在上电序列,所有的写操作将被禁止
下面的V
LOCK
电平,并将继续在一个写举行
抑制状态大约200ms的V后
CC
达,
然后保持在或高于V
LOCK
。在200ms的延迟提供
微控制器完成一个缓冲的空间
上电初始化程序(读数是否正常) ,同时还
防止意外写入。
在写的断电顺序启动会
抑制每当V
CC
低于V
LOCK
。这将守护
对系统微控制器执行inad-
vertent写了“危险区”内。 (见AN001 )
引脚名称
A0, A1,A2
SDA
SCL
DC
GND
V
CC
地址输入
串行数据I / O
串行时钟输入
不在乎
地
电源电压
引脚说明
串行时钟( SCL )
- 在SCL输入用于时钟数据
流入和流出的装置。在写入模式下,数据必须
保持稳定,而SCL为高电平。在读模式中,数据
同步输出SCL的下降沿。
串行数据( SDA )
- SDA引脚是双向引脚
用于传输数据的流入和流出的装置。数据可能
改变仅在SCL为低电平时,除START和STOP
条件。这是一个漏极开路输出,可以是无线
相或任意数量的漏极开路或集电极开路的
输出。
2008 1.4 5/15/98
2