
ADS1232
ADS1234
SBAS350F - 2005年6月 - 修订2008年2月
www.ti.com
数据速率
该ADS1232 / 4的数据速率是由速度销设置
如图
表7中。
当速度低时,数据
利率名义上是10SPS 。这个数据速率提供了
最低的噪声,并且还同时具有优异的抑制
50Hz和60Hz行周期的干扰。为
要求快速的数据传输速率的应用程序,设定速度
高选择标称80SPS的数据速率。
表7.数据速率设置
数据速率
速度
针
0
1
内部振荡器
或4.9152MHz晶振
10SPS
80SPS
外
振荡器
f
CLKIN
/ 491,520
f
CLKIN
/ 61,440
数据就绪/数据输出( DRDY / DOUT )
这种数字输出引脚有两个目的。首先,它
表示当新数据就可以通过变低。
随后,在SCLK的第一个上升沿时,
DRDY / DOUT引脚功能的变化,并开始
输出该转换的数据,最显著位
( MSB)在前。数据移出每个后续
SCLK上升沿。毕竟24位已
检索,该引脚可被强制高配的
额外的SCLK 。然后,它会保持在高位,直到新数据
准备好了。此配置是有用的,当投票
上DRDY的状态/ DOUT来确定何时
开始检索数据。
串行时钟输入( SCLK )
此数字输入移位串行数据输出与每个上升沿
边缘。该输入具有内置的滞后性,但护理
仍应注意保证一个干净的信号。毛刺
或缓慢上升的信号,可能会导致不必要的额外
换挡。出于这个原因,它是最好的,以确保
SCLK的上升和下落时间小于50ns 。
数据格式
在二进二出的数据的ADS1232 / 4输出24位
补码格式。所述至少显著位(LSB)
具有0.5V的重量
REF
/(2
23
- 1) 。正
满量程输入产生7FFFFFH的输出码
和负满量程输入产生一个输出
800000h代码。输出剪辑这些代码
信号超过满量程。
表8
总结
理想输出的代码不同的输入信号。
表8.理想的输出码与输入信号
(1)
输入信号V
IN
( AINP - AINN )
≥
+0.5V
REF
/ GAIN
(+0.5V
REF
/Gain)/(2
23
– 1)
0
(–0.5V
REF
/Gain)/(2
23
– 1)
≤
–0.5V
REF
/ GAIN
(1)
理想输出代码
7FFFFFh
000001h
000000h
为FFFFFFh
800000h
排除噪声的影响, INL ,失调和增益误差。
18
版权所有2005-2008 ,德州仪器
产品文件夹链接( S) :
ADS1232 ADS1234