位置:首页 > IC型号导航 > 首字符P型号页 > 首字符P的型号第0页 > PIC24FJ256GB206-I/BG > PIC24FJ256GB206-I/BG PDF资料 > PIC24FJ256GB206-I/BG PDF资料1第23页

PIC24FJ256GB210系列
表1-3:
功能
PIC24FJ256GB210系列引脚说明(续)
引脚数
100-Pin
TQFP
95
1
57
56
42
41
43
34
57
56
72
68
77
69
86
72
13
63
64
24
25
26
27
20
21
121-Pin
BGA
C4
B2
H10
J11
L7
J7
K7
L5
H10
J11
D9
E9
A10
E10
J7
D9
F1
F9
F11
K1
K2
L1
J3
H1
H2
I / O
输入
卜FF器
ST
ST
ST
ST
ANA
ANA
—
—
—
—
—
—
—
—
ST
ST
ST
ANA
ANA
ST
ST
ST
ST
ST
ST
CTMU外部边沿输入1 。
CTMU外部边沿输入2 。
CTMU脉冲输出。
比较器参考电压输出。
USB差分正信号线(内部收发器) 。
USB差分负信号线(内部收发器) 。
D-外部上拉控制输出。
D-外部下拉控制输出。
D +外部上拉控制输出。
D +外部下拉控制输出。
稳压器启用。
外部中断输入。
主复位(器件复位)输入。这条线被拉低
引起复位。
主振荡器输入连接。
主振荡器输出连接。
在线调试器/仿真器/ ICSP 编程时钟1 。
在线调试器/仿真器/ ICSP编程数据1 。
在线调试器/仿真器/ ICSP编程时钟2 。
在线调试器/仿真器/ ICSP编程数据2 。
在线调试器/仿真器/ ICSP编程时钟3 。
在线调试器/仿真器/ ICSP编程数据3 。
中断电平变化的投入。
描述
64-Pin
TQFP / QFN
—
—
37
36
28
27
29
23
37
36
46
42
50
43
57
46
7
39
40
15
16
17
18
11
12
CN81
CN82
CN83
CN84
CTEDG1
CTEDG2
CTPLS
CV
REF
D+
D-
DMH
DMLN
DPH
DPLN
ENVREG
INT0
MCLR
OSCI
OSCO
PGEC1
PGED1
PGEC2
PGED2
PGEC3
PGED3
图例:
注1 :
2:
3:
4:
I
I
I
I
I
I
O
O
I / O
I / O
O
O
O
O
I
I
I
I
O
I / O
I / O
I / O
I / O
I / O
I / O
TTL = TTL输入缓冲器
ANA =模拟电平输入/输出
ST =施密特触发器输入缓冲器
I
2
C = I
2
C / SMBus输入缓冲器
备用EPMP引脚选择时ALTPMP ( CW3<12> )位被编程为“0” 。
该PMSC2信号将取代PMA15信号的15针PMA时CSF<1 : 0> =
01
or
10.
该PMCS1信号将取代PMA14信号的14针PMA时CSF<1 : 0> =
10.
备用V
REF
选择引脚,当ALTVREF ( CW1<5> )位被编程为“0” 。
2010 Microchip的技术公司
DS39975A第23页