添加收藏夹  设为首页  深圳服务热线:13751165337  13692101218
51电子网联系电话:13751165337
位置:首页 > IC型号导航 > 首字符L型号页 > 首字符L的型号第304页 > LTC2259-14 > LTC2259-14 PDF资料 > LTC2259-14 PDF资料5第20页
LTC2261-14
LTC2260-14/LTC2259-14
应用信息
编码输入
的编码的输入信号的质量强烈影响
A / D转换噪声性能。编码输入应
被旁边当作模拟信号,不要将它们
数字轨迹在电路板上。有两种模式
操作用于编码输入的:在差分编码
模式(图10)和单端的编码模式
(图11) 。
差分编码模式建议用于sinu-
soidal ,PECL或LVDS编码输入(图12,图13)。该
编码输入通过10k的内部偏置到1.2V
等效电阻。编码输入可以采取
上述V
DD
(高达3.6V) ,而共模范围
是从1.1V到1.6V 。在差分编码模式,
ENC
应保持高于地面至少为200mV ,以避免
错误触发的单端编码模式。良好
抖动性能ENC
+
和ENC
应该有快速上升
时间和下降时间。
单端编码模式应该具有CMOS使用
编码输入。要选择此模式, ENC
连接
到地面和ENC
+
驱动用方波编码
输入。 ENC
+
可以高于V采取
DD
(高达3.6V ),所以1.8V
至3.3V CMOS逻辑电平可以被使用。在ENC
+
门槛
为0.9V 。为了获得良好的抖动性能ENC
+
应该有快
上升和下降时间。
时钟占空比稳定器
对于性能良好的编码信号应具有
50% ( ±5%)的占空比。如果可选的时钟占空比
稳压器电路被使能时,编码工作周期可以
变化从30%到70%的占空比稳定器会
保持恒定的50%的内部占空比。当编码
信号改变频率或截止时,占空比
稳定电路需要百个时钟周期来锁定
到输入时钟。占空比稳定器已启用
通过模式控制寄存器A2 (串行编程模式) ,
CS
(并行编程模式) 。
25Ω
迪FF erential
比较
0.1μF
T1
1:4
ENC
+
100Ω
LTC2261-14
100Ω
15k
ENC
+
ENC
30k
T1 : COILCRAFT WBC4 - 1WL
D1 : AVAGO HSMS - 2822
电阻,电容, 0402封装尺寸
ENC
0.1μF
226114 F12
LTC2261-14
V
DD
V
DD
D1
226114 F10
图12.正弦编码驱动器
图10.等效编码输入电路
差分编码模式
0.1μF
ENC
+
LTC2261-14
1.8V至3.3V
0V
ENC
+
ENC
30k
CMOS逻辑
卜FF器
226114 F11
PECL或
LVDS
时钟
LTC2261-14
0.1μF
ENC
226114 F13
图13. PECL或LVDS编码驱动器
图11.等效编码输入电路
用于单端编码模式
226114f
20

深圳市碧威特网络技术有限公司