
FLEX 8000可编程逻辑器件系列数据手册
FLEX 8000器件包含一个优化的微处理器接口
允许微处理器来配置FLEX 8000器件串联,在
同时,同步,或异步。该接口还可以使
微处理器以治疗FLEX 8000器件作为存储器和配置
设备写入到虚拟内存的位置,使它很容易的
设计师创建的组态软件。
在FLEX 8000系列支持Altera公司的MAX + PLUS II
开发系统,一个单一的,集成的软件包,提供了原理图,
文本包括Altera硬件描述语言( AHDL )
VHDL和Verilog HDL -和波形设计输入,编译和
逻辑综合,仿真和定时分析和器件编程。
在MAX + PLUS II软件提供EDIF 2 0 0 3 0 0 ,库
参数化模块( LPM ) , VHDL , Verilog HDL语言,和其他接口
从其他业界额外的设计输入和仿真支持
标准的PC和UNIX工作站为基础的EDA工具。该
MAX + PLUS II软件在基于Windows的PC和太阳运行
SPARC工作站, HP 9000系列700/800和IBM RISC系统/ 6000
工作站。
在MAX + PLUS II软件与普通门阵列可轻易地
EDA工具进行综合和仿真。例如, MAX + PLUS II
软件可以生成的Verilog HDL文件进行仿真与诸如工具
Cadence公司的Verilog -XL 。此外, MAX + PLUS II软件中包含
使用特定于设备的功能,如进位链, EDA库,
用于快速反击和算术功能。例如,该
在MAX + PLUS II提供的Synopsys设计编译器库
开发系统包括经过优化的DesignWare功能
对于FLEX 8000的体系结构。
f
实用
描述
关于MAX + PLUS II软件的更多信息,请访问
MAX + PLUS II可编程逻辑开发系统&软件数据
表。
Flex的8000架构结合了紧凑型的大型矩阵
积木称为逻辑单元(LE ) 。每个LE包含一个4输入
LUT的提供组合逻辑功能和可编程
注册,提供时序逻辑能力。细粒度的结构
的LE提供了高效的逻辑实现。
八的LE被组合在一起以形成一个逻辑阵列块(LAB) 。每
FLEX 8000 LAB是一个独立的结构,共同投入,
互连,和控制信号。劳顾会的架构提供了一个
粗粒度结构为高器件性能和易于布线。
4
Altera公司。