位置:首页 > IC型号导航 > 首字符C型号页 > 首字符C的型号第1122页 > CD54HC4094F3A > CD54HC4094F3A PDF资料 > CD54HC4094F3A PDF资料3第1页

CD54HC4094 , CD74HC4094 ,
CD74HCT4094
从哈里斯半导体数据表收购
SCHS211D
1997年11月 - 修订2003年10月
高速CMOS逻辑器件
8级移位和存储总线寄存器,三态
两个串行输出可用于级联若干
这些设备。数据可在QS
1
串行输出
上正时钟端缘,以允许高速
操作在级联系统中的时钟信号的上升时间是
快。相同的序列信息,可在QS
2
终端上的下一个负时钟沿,提供了一种手段
级联这些设备在时钟的上升时间较慢。
特点
缓冲输入
[ /标题
(CD74H
C4094,
CD74H
CT4094
)
/子
拍摄对象
(高
速度
CMOS
逻辑8
独立的串行同步输出到两个
正面和负面的时钟边沿级联
扇出(整个温度范围内)
- 标准输出。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 10输入通道负载
- 公交驱动器输出。 。 。 。 。 。 。 。 。 。 。 。 。 15输入通道负载
宽工作温度范围。 。 。 -55
o
C至125
o
C
平衡传输延迟和转换时间
显着的功耗相比减少LSTTL
逻辑IC
HC类型
- 2V至6V工作
- 高抗噪性:不适用
IL
= 30%, N
IH
的V = 30 %
CC
在V
CC
= 5V
HCT类型
- 4.5V至5.5V工作电压
- 直接输入通道输入逻辑兼容,
V
IL
= 0.8V (最大值) ,V
IH
= 2V (最小值)
- CMOS兼容输入,我
l
≤
1μA在V
OL
, V
OH
订购信息
产品型号
CD54HC4094F3A
CD74HC4094E
CD74HC4094M
CD74HC4094MT
CD74HC4094M96
CD74HC4094NSR
CD74HC4094PW
CD74HC4094PWR
CD74HC4094PWT
CD74HCT4094E
CD74HCT4094M
CD74HCT4094MT
CD74HCT4094M96
TEMP 。 RANGE
(
o
C)
-55至125
-55至125
-55至125
-55至125
-55至125
-55至125
-55至125
-55至125
-55至125
-55至125
-55至125
-55至125
-55至125
包
16 Ld的CERDIP
16 Ld的PDIP
16 Ld的SOIC
16 Ld的SOIC
16 Ld的SOIC
16 Ld的SOP
16 Ld的TSSOP
16 Ld的TSSOP
16 Ld的TSSOP
16 Ld的PDIP
16 Ld的SOIC
16 Ld的SOIC
16 Ld的SOIC
描述
在' HC4094和CD74HCT4094 8级串行移位
寄存器具有一个存储锁存器与每个阶段相关联的
从串行输入数据选通并行缓冲
三态输出。的并行输出端可被连接
直接将普通公交线路。数据移入正面
时钟跳变。在各移位寄存器级的数据是
传送到存储寄存器时,选通输入是
高。在存贮寄存器中的数据出现在输出端
每当输出使能信号为高电平。
注:订货时,使用整个零件编号。该SUF网络XES 96
而R表示磁带和卷轴。该SUF科幻X T表示小量
卷轴250 。
引脚
CD54HC4094 ( CERDIP )
CD74HC4094 ( PDIP , SOIC , SOP , TSSOP )
CD74HCT4094 ( PDIP , SOIC )
顶视图
频闪1
数据2
CP 3
Q
0
4
Q
1
5
Q
2
6
Q
3
7
GND 8
16 V
CC
15 OE
14 Q
4
13 Q
5
12 Q
6
11 Q
7
10 QS
2
9 QS
1
注意:这些器件对静电放电敏感。用户应遵循正确的IC处理程序。
版权
2003年,德州仪器
1