位置:首页 > IC型号导航 > 首字符A型号页 > 首字符A的型号第1690页 > ADS1252U/2K5 > ADS1252U/2K5 PDF资料 > ADS1252U/2K5 PDF资料1第14页

必须将数据同步输出的ADS1252进入前
DRDY模式,以确保接收有效数据,如所述
本数据表中的DOUT / DRDY部分。
隔离
该ADS1252的串行接口提供用于简单
隔离方法。在CLK信号可以是本地的
ADS1252 ,然后只需要两个信号( SCLK和
DOUT / DRDY )用于隔离的数据采集。
系统注意事项
用于电源和接地的建议
根据不同的需求和特定将改变
整个系统的设计。实现噪音的24位
性能是一个很大的比达到12更难
噪声性能位。在一般情况下,一个系统可以是
分成四个不同的阶段:
模拟处理
该ADS1252的模拟部分
该ADS1252的数字部分
数字处理
布局
电源
该电源应该是良好的监管和低噪音。
对于需要从ADS1252非常高的分辨率的设计,
电源抑制将是一个问题。避免运行
该器件下方布设数字线路,否则可能会噪声耦合到
模具中。高频噪声可电容耦合到
器件和模拟部分将混叠到
通带数字滤波器,影响转换结果。
接地
的系统设计的模拟和数字部分应
仔细和干净地划分。每个部分应
有其自己的地平面,它们之间没有重叠。
接地应连接到模拟地平面,如
以及其他所有的模拟场地。不加入模拟和
数字地平面上的电路板,而是连接
2用温和的信号轨迹。对于多个转换器,
连接两个地平面在一个位置为中心,以
所有的转换成为可能。在某些情况下, experimen-
塔季翁,可能需要找到最好的点连接
两架飞机一起。该印刷电路板可以被去
签约以提供不同的模拟/数字地连接
通过短跳线系统蒸发散。初始原型可用于
建立这些连接效果最好。
脱钩
良好的去耦方法应当用于ADS1252
并为设计中的所有组件。所有的去耦电容
器,特别是0.1μF的陶瓷电容,应该
被放置在尽可能靠近该引脚被去耦。一
1μF到10μF的电容,并联一个0.1μF的陶瓷
电容器时,应采用去耦V
DD
到GND 。
对于由最小的模拟信号的最简单的系统
处理(基本滤波和增益) ,微控制器,和
一个时钟源,可以实现高分辨率通过
由公共电源供电的所有组件。在
此外,所有组件可以共享一个共同点
平面。因此,会有的“模拟没有区别
日志“电源和接地,而”数字“的电源和接地。
布局还是应该有一个电源层,接地
面,细致的去耦。在更极端的情况下,该
设计可包括:
多ADS1252s
广泛的模拟信号处理
一个或多个微控制器,数字信号处理器,
或微处理器
许多不同的时钟源
互连到其它各种系统
高的分辨率将是非常困难的,以实现本
设计。该方法是将系统分为如
许多不同的部分为可能的。例如,每个ADS1252
可以具有其自己的“模拟”处理前端。
条款的德网络nition
一个已经试图以与termi-一致
术中使用本数据表中。在这方面,该定义
的每个术语给出如下:
模拟输入差分电压为
模拟信号
这是全差分电压范围内可以进行比较
该仪表放大器。例如,如果两个
该ADS1252的模拟输入为2.048V时, differen-
TiAl基电压为0V 。如果一个模拟输入是0V时,另一
模拟输入为4.096V ,那么差分电压
大小为4.096V 。这种情况下,无论哪个的
14
ADS1252
SBAS127A