
CY8C24094 , CY8C24794
CY8C24894 , CY8C24994
8.1 68引脚器件的引脚( On-Chip调试)
68引脚QFN分表和下图是对CY8C24094片上调试( OCD)的PSoC器件。
记
这部分仅用于在线调试。它不适用于生产。
表8-4 。 68引脚器件的引脚( QFN
[4]
)
TYPE
针
号数字模拟
1
IO
M
2
IO
M
3
IO
M
4
IO
M
5
6
7
动力
8
IO
M
9
IO
M
10 IO
M
11
IO
M
12 IO
M
13 IO
M
14 IO
M
15 IO
M
16 IO
M
17 IO
M
18 IO
M
19 IO
M
20电源
21 USB
22 USB
23电源
24 IO
25 IO
26 IO
27 IO
28 IO
29 IO
30 IO
31 IO
32 IO
M
33 IO
M
34 IO
M
35 IO
M
36 IO
M
37 IO
M
38 IO
M
39 IO
M
40 IO
M
41 IO
M
42 IO
M
43 IO
M
P2 [6] ,男,分机。 VREF
P2 [4] ,男,分机。 AGND
P2 [ 2 ]中,M ,Al
名字
描述
图8-4 。 CY8C24094 68引脚OCD PSoC器件
P2 [ 3 ]中,M ,Al
P2 [ 5 ]中,M
P2 [ 7 ]中,M
P0 [1] ,男, AI
P0 [ 3 ]中,M 2 AlO
P0 [ 5 ]中,M 2 AlO
P4[7]
P4[5]
P4[3]
P4[1]
OCDE
OCDO
VSS
P3[7]
P3[5]
P3[3]
P3[1]
P5[7]
P5[5]
P5[3]
P5[1]
P1[7]
P1[5]
P1[3]
P1[1]
VSS
D+
D-
VDD
P7[7]
P7[6]
P7[5]
P7[4]
P7[3]
P7[2]
P7[1]
P7[0]
P1[0]
P1[2]
P1[4]
P1[6]
P5[0]
P5[2]
P5[4]
P5[6]
P3[0]
P3[2]
P3[4]
P3[6]
HCLK
CCLK
XRES
强迫症甚至是数据的IO 。
OCD奇数据输出。
接地连接。
64
63
62
61
60
59
58
57
56
I2C串行时钟( SCL ) 。
I2C串行数据( SDA ) 。
I2C串行时钟( SCL ) , ISSP SCLK
[3]
.
接地连接。
女, P4 [7]
女, P4的[5]
女, P4 [3]
女, P4的[1]
OCDE
OCDO
VSS
女, P3 [7]
女, P3 [5]
女, P3 [3]
女, P3 [1]
男, P5 [ 7 ]
女, P5 [5]
女, P5 [3]
男, P5 [ 1 ]
I2C SCL ,男, P1 [ 7 ]
I2C SDA ,男, P1 [ 5 ]
55
54
53
52
68
67
66
65
P0 [7] ,男, AI
VSS
VDD
P0 [ 6 ]中,M ,Al
P0 [ 4 ] ,男, AI
P0 [ 2 ] ,男, AI
P0 [ 0 ] ,男, AI
P2 [1] ,男, AI
20
21
22
23
24
25
26
27
男, P1 [ 3 ]
I2C SCL ,男, P1 [ 1 ]
VSS
D+
D-
VDD
电源电压。
I2C SDA ,男, P1 [ 0 ]
男, P1 [ 2 ]
EXTCLK
男, P1 [ 4 ]
P7[7]
P7[6]
P7[5]
P7[4]
P7[3]
P7[2]
P7[1]
P7[0]
28
29
30
31
32
33
34
18
19
1
2
3
4
5
6
7
8
9
10
11
12
13
14
15
16
17
QFN
( TOP VIEW )
51
50
49
48
47
46
45
44
43
42
41
40
39
38
37
36
35
P2 [ 0 ] ,男, AI
P4的[6 ]中,M
P4 [4 ]中,M
P4的[2]中,M
P4 [0 ]中,M
XRES
CCLK
HCLK
P3 [ 6 ]中,M
P3 [ 4 ]中,M
P3 [ 2 ]中,M
P3 [ 0 ]中,M
P5 [6 ]中,M
P5 [4 ]中,M
P5 [2]中,M
P5 [0 ]中,M
P1 [ 6 ]中,M
TYPE
针
号数字模拟
50 IO
M
I2C串行数据( SDA ) , ISSP SDATA
[3]
。 51 IO
I,M
52 IO
I,M
可选的外部时钟输入( EXTCLK ) 。 53 IO
M
54 IO
M
55 IO
I,M
56 IO
I,M
57 IO
I,M
58 IO
I,M
59电源
60电源
61 IO
I,M
62 IO
IO ,男
名字
描述
P4[6]
P2[0]
P2[2]
P2[4]
P2[6]
P0[0]
P0[2]
P0[4]
P0[6]
VDD
VSS
P0[7]
P0[5]
P0[3]
P0[1]
P2[7]
P2[5]
P2[3]
P2[1]
44
45
46
输入
OCD的高速时钟输出。
OCD CPU时钟输出。
高电平有效复位引脚与内部上拉
下来。
63
64
65
IO
IO
IO
IO ,男
I,M
M
直接开关电容模块输入。
直接开关电容模块输入。
外部模拟地( AGND )输入。
外部参考电压( VREF )输入。
模拟列多路复用器输入。
模拟列多路复用器输入和列输出。
模拟列多路复用器输入和列输出。
模拟列多路复用器输入。
电源电压。
接地连接。
模拟列多路复用输入,集成输入# 1
模拟列多路复用器输入和列输出,
集成输入# 2 。
模拟列多路复用器输入和列输出。
模拟列多路复用器输入。
47 IO
M
P4[0]
66 IO
M
48 IO
M
P4[2]
67 IO
I,M
49 IO
M
P4[4]
68 IO
I,M
传说
A =模拟, I =输入, O =输出, M =模拟多路复用器输入, OCD =片上调试器。
直接开关电容模块输入。
直接开关电容模块输入。
文件编号: 38-12018牧师* L
,
第11页共46
[+ ]反馈