位置:首页 > IC型号导航 > 首字符A型号页 > 首字符A的型号第0页 > AN231E04-E2-QFNTR > AN231E04-E2-QFNTR PDF资料 > AN231E04-E2-QFNTR PDF资料1第7页

AN231E04数据 - 动态可重构dpASP
1.4数字I / O特性继续( VDD = 3.3V +/- 10 % , -40 85 ℃保温,除非评论)
1.4.6
销LCCb / DOUT1 ( CMOS输出)
这个引脚的主要功能是为LCCb (本地配置齐全) ,该信号用于多个dpASP设计,
通过芯片选择从dpASP到dpASP使dpASP的一个串行链路的主要配置从单一的SPI总线,
请参阅AN231E04用户指南。
如果不需要LCCb信号引脚(例如,一个电路设计与单个dpASP装置)然后经由dpASP配置该引脚
可作为数字输出,这是通过调整dpASP “数字I / O单元”的属性来实现的。
参数
输出电压低, ( LCCb )
输出电压高, ( LCCb )
符号
卷( LCCb )
VOH ( LCCb )
民
VSS
3.00
典型值
-
-
最大
VSS
3.20
单位
mV
V
输出电压低, ( DOUT1 )
Vol(DOUT1)
VSS
-
VSS
mV
输出电压高, ( DOUT1 )
马克斯。容性负载
分钟。阻性负载
Voh(DOUT1)
CMAX
RMIN
3.29
-
50
-
-
-
VDD
10
-
V
pF
千欧
灌电流, ( LCCb )
Isnk ( LCCb )
3.0
-
7.0
mA
电流源, ( LCCb )
ISRC ( LCCb )
0.25
-
0.80
mA
灌电流, ( DOUT1 )
Isnk(DOUT1)
20.0
-
60.0
mA
电流源, ( DOUT1 )
Isrc(DOUT1)
12.5
-
35.0
mA
时钟歪斜
( DOUT1连接
“ clocka ” )
CLK
SKEW
-
8.0
-
ns
比较歪斜
( DOUT1连接
“比较” )
COMP
SKEW
-
25.0
-
ns
内存传输延迟
( DOUT1连接到“ RAM
传输脉冲“ )
自动空/振荡器启动延迟
( DOUT1连接到“自动
空/ OSC开始做“信号)
1
内存
延迟
-
20.0
-
ns
DONE
延迟
-
40
-
ms
评论
加载10pF的// 50Kohm到VSS ,
在配置过程中。
加载10pF的// 50Kohm到VSS ,
在配置过程中。
VDD = 3.3 V
加载10pF的// 50Kohm到VSS ,
当配置为
pin39=DOUT1
加载10pF的// 50Kohm到VSS ,
当配置为
pin39=DOUT1
VDD = 3.3 V.
最大负载为10pF // 50千欧
最大负载为10pF // 50千欧
LCCb (引脚39 )短接到VDD ,
在配置过程中。
当前应限制
外部,以便它不
超过3毫安。
LCCb (引脚39 )短路到VSS ,
在配置过程中。
DOUT1 (引脚39 )短接到VDD ,。
当前应限制
外部,以便它不
超过3毫安。
DOUT1 (引脚39 )短路到VSS ,
当前应限制
外部,以便它不
超过3毫安。
歪斜的DOUT1 (引脚39 ),相对于
外部时钟信号施加到
输入引脚ACLK (引脚34 ) 。
注意;这是唯一有效的时
DOUT1被选择为输出的
CAM clockA ,和CAM clockA是
从ACLK分得出BY1 。
这是比较器的延迟
CAM与输出过渡
导出比较时钟
时钟出现在输出引脚。
注意,比较器的时钟
与用户可编程的CAM
时钟由一个部门得到的
ACLK
这是信号在所述延迟
dpASP引脚39 , ( DOUT1 )相对于
实际的内部转移的事件。
这是信号在所述延迟
dpASP引脚39 , ( DOUT1 )相对于
实际的内部事件。
1
看到“ AN231E04内自动归零”应用笔记AN231002
DS231000-U001d
-7-