位置:首页 > IC型号导航 > 首字符A型号页 > 首字符A的型号第449页 > AN231K04-DVLP3 > AN231K04-DVLP3 PDF资料 > AN231K04-DVLP3 PDF资料1第17页

AN231E04数据 - 动态可重构dpASP
1.5.10 CAB (可配置模拟模块)差分比较器
参数
输入范围,外部或内部
差分输入,内部
符号
VINA
Vdiffina
民
0.0
-
典型值
-
-
最大
VDD
-
单位
V
V
评论
将正常运行。
通过设置内部信号削波
基于共模
电压。
3.3VDD 。在数字输出模式,
连接之间10KOhms
输出管脚。随内部
路由选择。键盘缓冲区
建议在这种模式下。
在模拟Vref的电平输出
模式。 10KOhms连接
间输出管脚。会有所不同
与内部路由。
零滞后
从-40 ° C至125°C ,
零滞后
迪FF erential输出
绕行
(旁路与比较器的核心是
不推荐工作
模式)
VoutdiffL
0.163
-
3.138
V
VoutdiffA
输入电压偏移
失调电压温度
系数
建立时间,内部
建立时间,外部
延迟时间
输出负载
RLOAD
输出负载
CLOAD
差分滞后
差分滞后
滞后温度
系数
Hysta0
Hysta1
Hysttc1
Voffcomp
Voffsettc
Tsetint
Tsetext
tDELAY时间
0.592
-
-
-
-
½Td+25
10
0.78
1
-
-
-
-
2.396
1.22
-
125
500
1½Td+25
-
mV
μV/°C
纳秒
纳秒
纳秒
千欧
-
-
-
-
-
Voffcomp
10
10
50
-
-
-
pF
mV
mV
μV/°C
Td的= 1 / Fc的
FC =主时钟频率
如果应用比较驱赶
芯片的旁路输出单元
模式
如果应用比较驱赶
芯片的旁路输出单元
模式
滞后设置OFF
滞后设置为ON
滞后设置= ON
DS231000-U001d
- 17 -