
CY8CLED02
表的I2C SDA和SCL引脚36. 2.7V交流特性(快速模式不支持)
符号
标准模式
快速模式
民
最大
民
最大
SCL时钟频率
0
100
–
–
保持时间(重复)启动条件。 4.0后
–
–
–
这期间,第一时钟脉冲。
SCL时钟的低电平周期
4.7
–
–
–
高周期的SCL时钟
4.0
–
–
–
建立时间重复启动条件的4.7
–
–
–
数据保持时间
0
–
–
–
数据建立时间
250
–
–
–
建立时间为停止条件
4.0
–
–
–
总线空闲时间停止和启动4.7之间
–
–
–
条件
尖峰脉冲宽度由抑制 -
–
–
–
输入滤波器。
描述
单位
笔记
F
SCLI2C
T
HDSTAI2C
T
LOWI2C
T
HIGHI2C
T
SUSTAI2C
T
HDDATI2C
T
SUDATI2C
T
SUSTOI2C
T
BUFI2C
T
SPI2C
千赫
μ
s
μ
s
μ
s
μ
s
μ
s
ns
μ
s
μ
s
ns
图11.时序定义为快/标准模式上我
2
C总线
SDA
T
LOWI2C
T
SUDATI2C
T
HDSTAI2C
T
SPI2C
T
BUFI2C
SCL
S T
HDSTAI2C
T
HDDATI2C
T
HIGHI2C
T
SUSTAI2C
T
SUSTOI2C
Sr
P
S
记
17.快速模式I2C总线器件也可在标准模式I2C总线系统中使用,但规定吨
SU ; DAT
≥
250 ns的必须被满足。这会自动
的情况下,如果设备没有延长SCL信号的低电平周期。如果这样的器件延长了SCL信号的低电平周期,它必须输出下一个数据
位到SDA线T
RMAX
+ t
SU ; DAT
= 1000 + 250 = 1250 SCL线之前, NS (根据标准模式I2C总线规范)被释放。
文件编号: 001-13704修订版* C
分页: 39 30
[+ ]反馈