
SYNC
数据输入/输出定时
tR
SCL
THD: STA
SDA
(入力)
(输入)
TBUF
(输出)
(出力)
tF
大腿
SCL
TSU: DAT
为tLOW
THD: DAT
DATA(1)
SDA
D1
D0
确认
数据(N )
确认
½WR
tPD的
TDH
SDA
WP
停止条件
ストップコンディション
- 输入
阅读SCL的上升沿
数据
输出同步的SCL的秋天
TSU: WP
½HD:WP
Fig.1- (一)同步的数据输入/输出定时
SCL
TSU: STA
SDA
Fig.1- (四) WP在执行写操作时序
SCL
THD: STA
TSU: STO
DATA(1)
SDA
D1
D0
确认
数据(N )
确认
大腿围: WP
tWR的
开始位
停止位
WP
Fig.1- (二)启动停止位时序
在
写的执行,在从所述第一的D0取时钟的上升的区域
数据(1) ,以tWR的,设置WP = “LOW” 。
·通过
在区域设定WP “高” ,写可以被抵消。
当它被tWR的过程中设置WP = “HIGH” ,写操作被强制结束,并且数据
根据访问地址不能保证,因此再次写。
½WR
停止条件
启动条件
SCL
SDA
D0
写数据
确认
(第n个
地址)
Fig.1- (三)写周期时序
Fig.1- (五)在WP写时序取消
块
图
*2
A0
1
*1
1K位, 为64Kbit的EEPROM阵列
7位11位
8位12位
9位13B
it
10bi
t
8
8bit
VCC
*2
A1
2
地址
解码器
*1
7位11位
8位12位
9位13B
it
10bi
t
奴隶 - 字
地址寄存器
数据
注册
7
WP
*2
A2
3
开始
停止
控制电路
确认
6
SCL
GND
4
*
1
高压
产生电路
7位: BR24L01A -W
8位: BR24L02 -W
9位: BR24L04 -W
10位: BR24L08 -W
11位: BR24L16 -W
12位: BR24L32 -W
13位: BR24L64 -W
电源
电压检测
*
5
: BR24L04 -W
: BR24L08 -W
: BR24L16 -W
SDA
2
A0=N.C.
A0,A1 = N.C 。
A0 , A1 = A2北卡罗来纳州=不使用
Fig.2
框图
针
分配和说明
A0
A1
A2
GND
1
2
3
4
BR24L01A-W
BR24L02-W
BR24L04-W
BR24L08-W
BR24L16-W
BR24L32-W
BR24L64-W
8
7
6
5
VCC
WP
SCL
SDA
终奌站
名字
A0
A1
A2
GND
SDA
SCL
WP
VCC
输入/
产量
输入
输入
输入
-
输入/
产量
输入
输入
-
功能
BR24L01A-W
BR24L02-W
BR24L04-W
BR24L08-W
BR24L16-W
BR24L32-W
BR24L64-W
从站地址设置
从站地址设置
从站地址设置
的所有输入/输出, 0V基准电压
没有连接
没有连接
未使用
从站地址设置
从站地址设置
从站地址设置
从和字地址,串行数据输入串行数据输出
串行时钟输入
写保护终端
连接上电源。
4/32