位置:首页 > IC型号导航 > 首字符M型号页 > 首字符M的型号第0页 > M95512-WDW6G/K > M95512-WDW6G/K PDF资料 > M95512-WDW6G/K PDF资料1第11页

M95512 -W , M95512 -R
连接到SPI总线
3.1
SPI模式
这些设备可以被驱动通过一个微控制器,其SPI外设运行中的任一
以下两种模式:
●
●
CPOL = 0 , CPHA = 0
CPOL = 1 , CPHA = 1
对于这两种模式中,输入数据被锁存到串行时钟( C)的上升沿,并
输出数据是从串行时钟( C)的下降沿。
两种模式之间的差异,如图
图5中,
是时钟的极性时,
总线主机在待机模式而不是传输数据:
●
●
保持在0 ( CPOL = 0 , CPHA = 0 )
保持在1 ( CPOL = 1 , CPHA = 1 )
SPI模式支持
图5中。
CPOL CPHA
C
0
0
1
1
C
D
最高位
Q
最高位
AI01438B
文档ID 11124牧师13
11/48