
C2471
数据表
RDFC控制器,用于离线应用达6 W
工作原理
上电/断电排序
的C2471控制器通过其VDD端子供电。当电源电压被首次施加少量
电流(I的
DDsleep
)从通过高价值的整流电源输入制订启动电阻( Rht1和Rht2在
图3)。当VDD引脚上的电压(V
DD
)达到一个电平V
OVDTHR
控制器被唤醒,要求
更多的电源电流(I
DDWAKE
),并进入启动状态(参见图4) 。该控制器停留在启动的
一个在此期间,内部电路模块启用后很短的时间改变为主动的操作。在这两种
启动和激活状态,控制器使用一个内部并联稳压器来调节V
DD
轨电压;该
稳压器在休眠时被禁止。较高的调节电压,在启动过程中应用(V
DDREG (S)
)比在
积极运作(V
DDREG (R)的
),以帮助提供足够的V
DD
从变压器的辅助电源之前
上升时保持V
DD
.
当VDD引脚电压低于V
UVDTHR
该控制器可追溯到睡眠,减少电源电流
的需求。当输入电源恢复时,系统将重新启动。实现平滑电序列的
V
DD
蓄能电容器必须足够大,以维持高于V的供给
UVDTHR
在启动
期。
图4 : VDD引脚波形(V
DD
)在初始上电和掉电
状态
睡觉
描述
从电源或从Active状态,如果V初次申请
DD
低于V
UVDTHR
中,
控制器切换到睡眠状态。非必要的控制电路被断电
和外部开关晶体管(Q1)被保持关闭。发生于睡眠状态时退出
V
DD
上升超过V
OVDTHR
和控制器移动到启动状态。
当进入启动状态,内部控制电路被激活和电源
转换开始(待机模式 - 请参阅表2 ) 。在启动片上分流
稳压器稳定V
DD
到一个中间值,V
DDREG (S)
。在预设时间之后,所述
从初创到活动操作控制器的变化。
转换器操作继续,分流调节器控制V
DD
到下侧的V
DDREG (R)的
.
如果V
DD
低于V
UVDTHR
控制器停止转换操作,并返回到
睡眠状态。
启动
活跃
表1 :低功耗RDFC控制器状态摘要
产品数据
剑桥半导体有限公司2008年版权所有
第18页4
V
DDREG (R)的
V
DDREG (S)
DS-1639-0805
02-May-2008