
BU7261G,BU7261SG,BU7241G,BU7241SG,BU7262F/FVM,BU7262SF/FVM,BU7242F/FVM,BU7242SF/FVM
BU7461G,BU7461SG,BU7441G,BU7441SG,BU7462F/FVM,BU7462SF/FVM,BU7442F/FVM,BU7442SF/FVM
技术说明
兼测试
保护1 NULL方法
·输入输出
如火如荼BU7261 / BU7241家庭, BU7262 / BU7242家庭
VDD , VSS , EK , VICM单位: [V ]
参数
输入失调电压
大信号电压增益
共模抑制比
(输入共模电压范围)
电源抑制比
VF
VF1
VF2
VF3
VF4
VF5
VF6
VF7
S1
ON
ON
ON
ON
S2
ON
ON
ON
ON
S3
关闭
ON
关闭
关闭
VDD
3
3
3
1.8
5.5
VSS
0
0
0
0
EK
-1.5
-0.5
-2.5
-1.5
-0.9
VICM
3
1.5
0
3
0
计算
1
2
3
4
○地面
感BU7461 / BU7441家庭, BU7462 / BU7442家庭
VDD , VSS , EK , VICM单位: [V ]
参数
输入失调电压
大信号电压增益
共模抑制比
(输入共模电压范围)
电源抑制比
VF
VF1
VF2
VF3
VF4
VF5
VF6
VF7
S1
ON
ON
ON
ON
S2
ON
ON
ON
ON
S3
关闭
ON
关闭
关闭
VDD
3
3
3
1.7
5.5
VSS
0
0
0
0
EK
-1.5
-0.5
-2.5
-1.5
-0.9
VICM
1.8
0.9
0
1.8
0
计算
1
2
3
4
-Calculation-
1.输入失调电压( VIO)
VIO =
|VF1|
1+Rf/Rs
[V]
2.大信号电压增益( AV)
AV = 20Log
2×(1+Rf/Rs)
|VF2-VF3|
[分贝]
3.共模抑制比( CMRR )
CMRR = 20Log
1.8×(1+Rf/Rs)
|VF4-VF5|
3.8×(1+Rf/Rs)
|VF6-VF7|
[分贝]
4,电源抑制比( PSRR )
PSRR = 20log
[分贝]
0.1[μF]
Rf=50[k]
SW1
RS
=
50[]
Ri=1[M]
0.015[μF]
DUT
SW3
RL
SW2
50[k]
1000[pF]
VF
-15[V]
VDD
EK
Vo
500[k]
0.01[μF]
15[V]
500[k]
0.015[μF]
RS
=
50[]
VICM
零
Ri=1[M]
VSS
VRL
图。 185Test电路1 (只有一个通道)
www.rohm.com
2009 ROHM有限公司保留所有权利。
23/32
2009.05 - Rev.A的