位置:首页 > IC型号导航 > 首字符L型号页 > 首字符L的型号第0页 > LM3S1911-IQC20-A1T > LM3S1911-IQC20-A1T PDF资料 > LM3S1911-IQC20-A1T PDF资料2第34页

ARM Cortex-M3处理器内核
2.2.2
嵌入式跟踪宏单元( ETM )
ETM没有在Stellaris器件实现。这意味着第15章和第的16
ARM
Cortex-M3技术参考手册
可以忽略不计。
2.2.3
跟踪端口接口单元( TPIU )
TPIU充当来自ITM的Cortex-M3跟踪数据之间的桥梁,和片外跟踪
端口分析器。该Stellaris器件已实现了TPIU如图2-2第34页。
这类似于在描述的无ETM版本
ARM Cortex-M3技术参考
手册,
但SWJ -DP只提供
SWV
输出的TPIU 。
图2-2 。 TPIU框图
DEBUG
ATB
SLAVE
PORT
ATB
接口
异步FIFO
描绘出
(串行)
串行线
跟踪端口
( SWO )
建业
SLAVE
PORT
建业
接口
2.2.4
ROM表
如在所描述的默认ROM表实施
ARM Cortex-M3技术
参考手册。
2.2.5
存储器保护单元( MPU )
存储器保护单元( MPU )包含在LM3S1911控制器,并支持标准
ARMv7受保护存储器系统架构(PMSA )模型。 MPU提供全面支持
保护区域,重叠保护区,访问权限和导出存储
属性到系统。
2.2.6
嵌套向量中断控制器( NVIC )
该嵌套向量中断控制器( NVIC ) :
■
提供低延时异常和中断处理
■
控制电源管理
■
实现系统控制寄存器
34
初步
2007年10月9日