位置:首页 > IC型号导航 > 首字符L型号页 > 首字符L的型号第0页 > LM3S1911-IQC20-B0 > LM3S1911-IQC20-B0 PDF资料 > LM3S1911-IQC20-B0 PDF资料2第22页

结构概述
–
可编程的FIFO长度,包括1字节深度的操作,以提供传统
双缓冲接口。
–
1/8 , 1/4,1/2 , 3/4或7/8 FIFO触发水平
–
标准的异步通信位:起始位,停止位,奇偶
–
假起始位检测
–
行中止的产生和检测
■
模拟比较器
–
两个独立集成的模拟比较器
–
输出可配置为:驱动输出管脚或产生中断
–
比较外部输入管脚和外部输入管脚或内部可编程参考电压
■
I
2
C
–
两个I C模块
–
主机和从机接收和发送操作的速度可达100Kbps的中
在快速模式标准模式和400 Kbps的
–
中断产生
–
主机带有仲裁和时钟同步功能,支持以及7位寻址
模式
■
个GPIO
–
23-60个GPIO ,取决于配置
–
5 V容错输入/输出
–
中断产生可编程为边沿触发或电平检测
–
通过地址线进行位屏蔽的读取和写入操作
–
可编程控制GPIO端口的配置:
■
动力
弱上拉或下拉电阻
2毫安, 4 - mA和8 - mA引脚驱动
压摆率控制在8 -mA驱动
开漏使能
数字输入使能
2
22
初步
2007年10月9日