
ADS4126 , ADS4129
ADS4146 , ADS4149
www.ti.com
SBAS483D - 2009年11月 - 修订2010年4月
RGZ包装
(4)
QFN-48
( TOP VIEW )
D11
D10
D7
D5
D3
D8
D6
D4
D9
D2
D1
38
48
47
46
45
44
43
42
41
40
39
37
DRGND
DRVDD
OVR_SDOUT
未使用
CLKOUT
DFS
OE
AVDD
AGND
1
2
3
4
5
6
7
8
9
D0
36
35
34
33
32
31
30
29
28
27
26
25
DRGND
DRVDD
NC
NC
NC
NC
RESET
SCLK
SDATA
SEN
AVDD
AGND
10 CLKP
CLKM 11
AGND 12
13
14
15
16
17
18
19
20
21
22
23
24
VCM
INM
AGND
AGND
AGND
AVDD
AVDD
AVDD
( 7)使用PowerPad是连接到DRGND 。
( 8) ADS4126和ADS4129是产品预览设备。
图14. ADS412x CMOS引脚
(2)
ADS414x , ADS412x引脚分配( CMOS模式)
引脚名称
AVDD
AGND
CLKP
CLKM
INP
INM
VCM
引脚数
8, 18, 20, 22, 24, 26
9, 12, 14, 17, 19, 25
10
11
15
16
13
排名第
引脚
6
6
1
1
1
1
1
功能
I
I
I
I
I
I
O
1.8V模拟电源
模拟地
差分时钟输入,阳性
差分时钟输入,负
差分模拟输入,正
差分模拟输入,负
输出共模电压( 0.95V ),可以从外部来偏置
模拟输入引脚。
串行接口,复位输入。
当使用串行接口模式下,内部寄存器必须通过初始化
硬件复位通过施加高脉冲对这个引脚或通过使用软件复位
选项;参阅
串行接口
部分。
当RESET引脚拉高,内部寄存器被重置为默认值。在这
条件和SEN可以作为一个模拟控制引脚。
RESET具有一个内部180kΩ的下拉电阻。
此引脚用作串行接口的时钟输入端,当RESET为低。当复位
高, SCLK起不了什么作用,应接地。该引脚具有内部
180kΩ下拉电阻。
该引脚用作串行接口数据输入时, RESET为低。当复位
高, SDATA功能作为备用控制引脚(见
表9)。
该引脚具有
内部180kΩ下拉电阻。
此引脚用作串行接口使能输入,当RESET为低。当RESET
高, SEN起不了什么作用,应该连接到AVDD 。该引脚具有内部
180kΩ的上拉电阻到AVDD 。
描述
RESET
30
1
I
SCLK
29
1
I
SDATA
28
1
I
SEN
27
1
I
版权所有
AVDD
INP
NC
版权所有2009-2010,德州仪器
提交文档反馈
33
产品文件夹链接( S) :
ADS4126 ADS4129 ADS4146 ADS4149