
恩智浦半导体
PCA9500
8位I
2
C总线和2千比特的EEPROM的SMBus I / O端口
7.功能描述
另请参阅
图1 “块PCA9500示意图” 。
写脉冲
100
A
V
DD
从移位寄存器中的数据
D
FF
CI
S
Q
IO0至IO7
上电复位
D
FF
读脉冲
CI
S
Q
V
SS
数据移位寄存器
002aae588
中断逻辑
图5 。
简化的示意图每个I示意图/ O
7.1装置寻址
在开始状态之后,主机必须输出从机的地址是
访问。该PCA9500的地址显示在
图6 。
内部上拉电阻
被合并的可选硬件地址引脚。
要执行的地址字节德网络网元的操作的最后一位。当设置为逻辑1
读出被选择,而一个逻辑0,则选择一个写操作。
从机地址
0
1
0
0
A2
A1
A 0 R / W
1
0
从机地址
1
0
A2
A1
A 0 R / W
固定
五金
可编程
002aae589
固定
五金
可编程
002aae590
一。 I / O扩展器
图6 。
PCA9500从地址
B 。内存
7.2控制寄存器
该PCA9500包含一个8位寄存器,称为控制寄存器,可以是
通过我写和读
2
C总线。一个成功的确认后,该寄存器发送
的从机地址。它包含的I / O操作的信息。
PCA9500_4
NXP B.V. 2009保留所有权利。
产品数据表
牧师04 - 2009年4月15日
5 26