添加收藏夹  设为首页  深圳服务热线:13692101218  13751165337
51电子网联系电话:13692101218
位置:首页 > IC型号导航 > 首字符A型号页 > 首字符A的型号第1099页 > AD5744R > AD5744R PDF资料 > AD5744R PDF资料2第11页
AD5744R
引脚配置和功能描述
BIN/2sCOMP
REFGND
REFOUT
REFCD
REFAB
温度
AV
DD
AV
SS
32 31 30 29 28 27 26 25
SYNC
1
SCLK
2
SDIN
CLR
D0
3
销1
24
23
22
21
20
19
18
17
9
10 11 12 13 14 15 16
AGNDA
VOUTA
VOUTB
AGNDB
AGNDC
VOUTC
VOUTD
AGNDD
SDO
4
5
AD5744R
顶视图
(不按比例)
LDAC
6
7
D1
8
RSTIN
RSTOUT
保护地
DV
CC
DGND
AV
DD
AV
SS
ISCC
图6.引脚配置
表6.引脚功能描述
PIN号
1
2
3
4
5
6
助记符
SYNC
SCLK
SDIN
SDO
CLR
LDAC
描述
低电平输入有效。这是帧同步信号,用于串行接口。当SYNC为低电平时,数据传输
在SCLK的下降沿。
串行时钟输入。数据的时钟在SCLK的下降沿移位寄存器。工作时钟
速度高达30 MHz的。
串行数据输入。数据必须在SCLK的下降沿有效。
串行数据输出。该引脚是从菊花链或回读模式串行寄存器用于时钟数据。
下降沿触发输入。
1
触发该引脚设置DAC寄存器为0x0000 。
加载DAC 。这个逻辑输入用于更新DAC寄存器,因此,在模拟输出。当
永久接为低电平,被寻址的DAC寄存器被更新在SYNC的上升沿。如果LDAC保持高电平
在写入周期中,DAC输入寄存器被更新,但输出的更新被保持关断,直到下降沿
的LDAC 。在这种模式下,所有的模拟输出可以同时LDAC上的下降沿更新。在LDAC
引脚不能悬空。
数字I / O端口。 D0和D1构成一个数字I / O端口。用户可以设置这些引脚设置为输入或输出是
可配置的和可读通过串行接口。当配置为输入,这些引脚都具有内部弱
上拉至DV
CC
。当设定为输出, D0和D1是由DV引用
CC
和DGND 。
复位逻辑输出。这是由在复位电路中使用的芯片上电压监视器的输出。如果需要的话,它
可用于控制其它系统组件。
复位逻辑输入。该输入允许从外部访问内部复位逻辑。应用逻辑0到该输入钳位
DAC输出为0V。在正常操作中, RSTIN应该连接到逻辑1。寄存器的值保持不变。
数字接地引脚。
数字电源引脚。电压范围为2.7 V至5.25 V
正模拟电源引脚。电压范围从11.4 V至16.5 V
接地参考点的模拟电路。
负模拟电源引脚。电压范围为-11.4 V至-16.5 V.
该引脚用于关联一个可选的外部电阻到AGND编程的短路电流
输出放大器。请参考设计特点一节以获取更多信息。
接地基准引脚DAC D输出放大器。
DAC D.缓冲输出的模拟输出电压为±10 V的输出标称满量程输出范围
放大器能够直接驱动一个10kΩ , 200 pF负载。
DAC C.缓冲输出的模拟输出电压为±10 V的输出标称满量程输出范围
放大器能够直接驱动一个10kΩ , 200 pF负载。
接地基准引脚DAC C输出放大器。
接地基准引脚DAC B输出放大器。
B. DAC缓冲输出的模拟输出电压为±10 V的输出标称满量程输出范围
放大器能够直接驱动一个10kΩ , 200 pF负载。
7, 8
D0, D1
9
10
11
12
13, 31
14
15, 30
16
17
18
19
20
21
22
RSTOUT
RSTIN
DGND
DV
CC
AV
DD
保护地
AV
SS
ISCC
AGNDD
VOUTD
VOUTC
AGNDC
AGNDB
VOUTB
版本A |第11页32
06065-006

深圳市碧威特网络技术有限公司