
NB7LQ572
表2.引脚说明
引脚编号
BER
1, 4
5, 8
25, 28
29, 32
2, 6
26, 30
15
18
14, 19
10, 13, 16
17, 20, 23
11, 12
21, 22
9, 24
3
7
27
31
引脚名称
IN0 , IN0
IN1 , IN1
IN2 , IN2
IN3 , IN3
VT0 , VT1
VT2 , VT3
SEL0
SEL1
NC
V
CC
Q0, Q0
Q1, Q1
GND
VREFAC0
VREFAC1
VREFAC2
VREFAC3
EP
LVTTL / LVCMOS
输入
LVPECL输出
I / O
LVPECL , CML ,
LVDS输入
引脚说明
求反,倒,差分时钟或数据输入
内置100
W
中心抽头端子引脚为INx的/ INx的
输入选择引脚,默认为高电平时,通过一个94千瓦的上拉电阻开路。
输入逻辑门限为V
CC
/ 2,见选择功能表1 。
无连接
正电源电压。
非反相,反相差分输出。
负电源电压
输出电压参考值的电容耦合输入
裸露焊盘( EP )的QFN -32封装底部的热连接
模头,以提高热传递出来的包。裸露焊盘必须
附连到散热导管。焊盘电连接到所述模具中,并
必须被电连接到GND。
1.在当输入端接端子( VT0 , VT1,VT2 , VT3 )被连接到一个共同的终止电压或差分配置
敞开的,如果没有信号被施加于INx的/ INx的输入,那么该装置将易受自激振荡。
2.所有V
CC
和GND引脚必须从外部连接至正常工作的电源。
http://onsemi.com
3