添加收藏夹  设为首页  深圳服务热线:13692101218  13751165337
51电子网联系电话:13692101218
位置:首页 > IC型号导航 > 首字符S型号页 > 首字符S的型号第161页 > STR750FV0H6 > STR750FV0H6 PDF资料 > STR750FV0H6 PDF资料4第21页
STR750Fxx STR751Fxx STR752Fxx STR755Fxx
表6 。
引脚n °
LFBGA100
(1)
LFBGA64
(2)
输入电平
引脚说明
STR750F引脚说明(续)
可用的备用
输入
分机。 INT /唤醒
产量
LQFP100
(1)
PU / PD
引脚名称
能力
LQFP64
(2)
漂浮的
OD
(3)
PP
功能
(后
复位)
TYPE
备用功能
91
A4
59
A3
P1.04 / PWM3N /
ADC_IN9
P1.14 /
ADC_IN15
P1.13 /
ADC_IN14
P1.01 / TIM0_TI2
P1.00 /
TIM0_OC2
I / O
T
T
X
X
O4
X
X
口1.04
PWM : PWM3
补充
产量
(4)
ADC :模拟
输入9
92
93
A3
A2
I / O
I / O
T
T
T
T
X
X
X
X
EIT13
O8
O8
X
X
X
X
口1.14
口1.13
ADC :模拟输入15
ADC :模拟输入14
TIM0 :输入捕捉/触发/
外部时钟2 (重映射到
P0.05)
(8)
TIM0 :输出比较2
(重映射到P0.04 )
(8)
94
D5
I / O
T
T
X
X
O2
X
X
口1.01
95
E6
I / O
T
T
X
X
O2
X
X
口1.00
96
C4
60 C4 V18
S
镇定主电压调节器。需要
V18和VSS18之间的外部电容33nF 。
SEE
图4.2 。
要连接到1.8V的外部电源
嵌入式稳压器时不使用。
接地电压的主电压调节器。
接地电压数字I / O
电源电压数字I / O
T
T
X
X
O2
X
X
口0.03
TIM2 :输入
捕捉/触发
/外部时钟1
ADC :模拟
输入1
97
98
99
100
D4
D3
C3
A1
61 C5 VSS18
62
63
64
A2 VSS_IO
B2 VDD_IO
A1
P0.03 / TIM2_TI1
/ ADC_IN1
S
S
S
I / O
1.对于STR755FVx部分数字, USB引脚必须悬空。
2. LQPFP64和LFBGA64包非可用引脚内部连接到较低的水平。
3.没有一个I / O的是真正的开漏:当配置为漏极开路,总有我的保护二极管/ O
引脚和VDD_IO 。
4.在100引脚封装,这种复用功能复制到两个端口。您可以配置一个端口来使用这个自动对焦时,
其他的端口则是免费的通用I / O ( GPIO ) ,外部中断/唤醒线,或模拟输入( ADC_IN ),其中
这些功能都列在表中。
5.它是强制性的NJTRST销复位期间电阶段到地。建议将该引脚连接至
NRSTOUT引脚(如果可用)或NRSTIN 。
6.复位后,这些引脚使能为JTAG复用功能见(港口
复位状态,第16页) 。
要使用这些端口
通用I / O(GPIO) ,在GPIO_REMAP0R寄存器中的DBGOFF控制位必须由软件置位(在这种情况下,
调试这些I /通过JTAG锇是不可能的) 。
7.有两种不同的TQFP和BGA 64引脚封装:在第一个,销41和42都被映射到USB DN / DP ,而
对于第二个,它们被映射到P0.15 / CAN_TX和P0.14 / CAN_RX 。
8.关于重新映射这些复用功能的详细信息,请参阅GPIO_REMAP0R寄存器描述。
21/84

深圳市碧威特网络技术有限公司