
4.0 S
变体系
O
概要
该BCRTM可用于各种处理器的配置
和内存环境。所述主处理器和
通过一种灵活的,可编程的BCRTM通信
的中断结构,内部寄存器,和一个用户可定义
共享存储器区域。共享存储器区域(最多64K)
完全是用户可编程的,并进行通信
BCRTM控制信息 - 信息数据和状态/
错误的信息。
内置存储管理功能设计
专为MIL -STD-1553的应用程序辅助处理器
卸货。该主机只需要建立参数
在内存中,这样的BCRTM可以访问该信息
作为必需的。例如,在RT模式中, BCRTM可以
与个人相关的子地址存储数据
随地其64K的地址空间内。该BCRTM然后
可以自动缓存高达128传入的消息
相同的子地址,从而防止了前面的消息
被覆盖了后续消息。这
缓存也扩展了主机所需要的时间间隔
处理器来服务的数据。选择适当的
MCLK的频率,以满足系统的存储器存取时间
要求控制存储器存取速率。该
用户定义的任务完成或一个发生
用户选择的事件通过使用广泛的集合表示
的中断提供。
在BC模式下, BCRTM可以处理多个
消息,协助调度消息列表,并提供
主办可编程功能,如自动重试。该
BCRTM掺入系统具有多种
中断延迟使用中断的历史列表功能
(见异常处理和中断记录, 37页) 。
中断历史记录列表顺序存储的事件
造成在存储器中的中断,而不会丢失信息
如果主处理器没有立即响应
一个中断。
在监控器(M )模式下, BCRTM强大的链接
list命令块结构允许它处理了一系列
监测的1553信息未经干预
主机。该BCRTM可存储多达公交交通,可
包含在其64K的内存空间。此外,该主机具有
指示BCRTM监督的能力和
存储数据的唯一入选的远程终端。主人
系统负责在存储器初始化的区域即
告诉BCRTM在何处存储命令字信息
并为每个数据命令,该BCRTM接收上
1553总线。这种存储区由"Bus监视器
命令Blocks."的M命令块很相似
到公元前命令块的BCRTM 。唯一真正的
差异是信息流的方向,而
没有头指针在M命令块。
5.0 S
变体系
I
覆盖整个院落
5.1 DMA传输
该BCRTM启动DMA传输它执行时
命令块( BC模式)或服务指令(RT
模式)。 DMAR启动传输,并且由终止
DMACK的无效边沿。地址使能( AEN )
输入使BCRTM输出一个地址到
地址总线。
内存
CPU内存
控制信号的
RRD
RWR
MEMCSO
BCRTM
该BCRTM请求传输周期由断言
DMAR输出,并启动它们时, DMAG输入是
收到。一个DMACK输出表示BCRTM有
控制数据和地址总线。该TSCTL输出
断言当BCRTM实际断言
地址和数据总线。
为了支持使用多个总线主设备在一个系统中,
BCRTM输出DMAGO信号所导致的
DMAG信号通过芯片时BCRTM总线
请求没有产生( DMAR无效)。您可以使用
DMAGO在菊花链多主机系统。
RD
WR
MEMCSI
图3a。伪双端口RAM
控制信号的
BCRTM-20